新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 數(shù)字電路(fpga/asic)設(shè)計入門之靜態(tài)時序分析

數(shù)字電路(fpga/asic)設(shè)計入門之靜態(tài)時序分析

作者: 時間:2016-04-20 來源:網(wǎng)絡(luò) 收藏

  分析簡稱STA(Static Timming Analysis),它提供了一種針對大規(guī)模門級電路進行時序驗證的有效方法。它指需要更具電路網(wǎng)表的拓撲,就可以檢查電路設(shè)計中所有路徑的時序特性,測試電路的覆蓋率理論上可以達到100%,從而保證時序驗證的完備性;同時由于不需要測試向量,所以STA驗證所需時間遠小于門級仿真時間。但是,分析也有自己的弱點,它無法驗證電路功能的正確性,所以這一點必須由RTL級的功能仿真來保證,門級網(wǎng)表功能的正確性可以用門級仿真技術(shù),也可以用后面講到的形式驗證技術(shù)。值得注意的是,分析只能有效地驗證同步時序的正確性,對于大部分設(shè)計重可能包含地異步電路的時序驗證,則必須通過門級仿真來保證其時序的正確性。由此我們可以得出這樣子的結(jié)論:靜態(tài)時序分析和門級時序仿真是從不同的側(cè)重點來分析電路以保證電路的時序正確,它們是相輔相成的。

本文引用地址:http://butianyuan.cn/article/201604/289986.htm

  Synopsys公司的Prime time時序分析的工具,對設(shè)計電路進行以下幾種分析:

  從主要的輸入端口到電路中所有觸發(fā)器

  從觸發(fā)器到觸發(fā)器

  從觸發(fā)器到主要輸出端口

  從主要的輸出端口到主要的輸出端口

  靜態(tài)時序分析工具把整個設(shè)計電路打散成上述四種類型的時序路徑,分析不同路徑的時序信息,得到建立時間和保持時間的計算結(jié)果。當然還有另外幾條路徑:如gated clock,DFF復(fù)位端的,具體可以參見PrimeTime的手冊。

  有什么問題,大家可以一起討論哦。



關(guān)鍵詞: fpga asic 靜態(tài)時序

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉