新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > PCI總線集成電路測(cè)試儀接口電路設(shè)計(jì)

PCI總線集成電路測(cè)試儀接口電路設(shè)計(jì)

作者: 時(shí)間:2016-09-12 來源:網(wǎng)絡(luò) 收藏

目前廣泛用于封裝測(cè)試的設(shè)備是由計(jì)算機(jī)軟件控制,通過接口總線與硬件設(shè)備通信,能夠代替測(cè)試人員的大部分勞動(dòng),也稱為自動(dòng)化測(cè)試系統(tǒng)(ATE)。其工作原理是:在計(jì)算機(jī)中使用測(cè)試軟件編寫待測(cè)芯片的測(cè)試程序,編寫測(cè)試程序的過程就是利用程序語言實(shí)現(xiàn)對(duì)測(cè)試系統(tǒng)硬件資源的調(diào)度,將測(cè)試圖形應(yīng)用于被測(cè)的管腳;使用測(cè)試軟件執(zhí)行測(cè)試程序,這個(gè)過程需要計(jì)算機(jī)與測(cè)試系統(tǒng)進(jìn)行通信,調(diào)用測(cè)試系統(tǒng)硬件電路的驅(qū)動(dòng)函數(shù),將控制命令經(jīng)計(jì)算機(jī)的I/O接口發(fā)送至測(cè)試硬件相應(yīng)的端口;測(cè)試儀硬件接口經(jīng)過譯碼電路譯碼之后驅(qū)動(dòng)硬件動(dòng)作實(shí)現(xiàn)既定的測(cè)試功能;測(cè)試的數(shù)據(jù)結(jié)果通過計(jì)算機(jī)的I/O接口返回;計(jì)算機(jī)對(duì)結(jié)果數(shù)據(jù)進(jìn)行分析處理、按一定的標(biāo)準(zhǔn)進(jìn)行判別,將測(cè)試結(jié)果進(jìn)行顯示、控制分選機(jī)對(duì)被測(cè)器件進(jìn)行分選。

本文引用地址:http://www.butianyuan.cn/article/201609/303470.htm

PCI總線的信號(hào)定義

PCI總線的信號(hào)主要包括PCI總線信號(hào)、E2PROM接口信號(hào)和局部總線信號(hào)。主要信號(hào)的電路連接圖如圖所示。

1.jpg

E2PROM的控制信號(hào)

PCI總線接口芯片的配置信息需要通過E2PROM存儲(chǔ)并在沒備復(fù)位時(shí)加載。PCI9030的信號(hào)線 EECS,EESK,EEDI和EEDO是專門用于E2PROM的連接,本沒計(jì)選用的E2PROM是NM93CS66L,該芯片擁有一個(gè)4 KB容量的低電平串行存儲(chǔ)器,在對(duì)芯片PCI9030執(zhí)行復(fù)佗操作時(shí)加載存儲(chǔ)信息,從而使PCI接口卡實(shí)現(xiàn)即插即用的功能。PCI9030與 NM93CS66L的電路連接如圖所示。

2.jpg

利用PCI專用接口芯片與FPGA結(jié)合可以實(shí)現(xiàn)PCI的簡(jiǎn)化設(shè)計(jì),縮短開發(fā)周期;SDK軟件開發(fā)包可以很輕松地完成PCI芯片的配置和調(diào)試,在Windows XP操作系統(tǒng)中利用VC6.0軟件開發(fā)工具加載SDK中的API函數(shù)庫(kù)可以實(shí)現(xiàn)用于測(cè)試的PCI驅(qū)動(dòng)程序的設(shè)計(jì)。通過該實(shí)現(xiàn)了利用PC軟件控制硬件電路完成IC測(cè)試的功能。



關(guān)鍵詞: PCI總線 集成電路 接口電路

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉