新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于TMS320F2812的SPI接口設計方案

基于TMS320F2812的SPI接口設計方案

作者: 時間:2016-12-19 來源:網(wǎng)絡 收藏


寫使能操作完成后,片選信號應該被拉低以進行寫操作,時序如圖3所示。寫指令、寫入地址以及寫入的數(shù)據(jù)會被依次傳送到25LC040中。若要使數(shù)據(jù)正確地寫入到存儲陣列中,片選信號應該在最后一個有效字節(jié)的D0位傳送完畢后被拉高。

2 TMS320F2812的SPI接口設計
TMS320F2812與25LC040的硬件連接如圖4所示。TMS320F2812工作在主模式,SPISIMO為主模式下的數(shù)據(jù)輸出接口,連接到25LC040的數(shù)據(jù)接收端口;SPISOMI為主模式下的數(shù)據(jù)輸入接口,連接到25LC040的數(shù)據(jù)發(fā)送端口;時鐘信號SPICLK和片選信號SPISTE均由TMS320F2812產(chǎn)生。寫保護引腳直接接高電平以確保25LC040總是可以被寫入。


2.1 SPI模塊的設置
SPI模塊的波特率可由如下兩種情況計算得出:
①SPIBRR=3~127,波特率的計算公式為:
SPI波特率=LSPCLK/(SPIBRR+1)
②SPIBRR=O~2,波特率的計算公式為:
SPI波特率=LSPCLK/4
LSPCLK是TMS320F2812的低速外設時鐘頻率;SPIBRR是SPIBRR寄存器的值。將LSPCLK設置成37.5 MHz,25LC040的最大時鐘頻率為2 MHz,SPI的波特率應該小于2 MHz,即37.5/(SPIBRR+1)≤2,SPIBRR的取值范圍為SPIBRR≥18。
通信中將SPISIMO、SPISOMI和SPICLK設置為基本功能SPI口,SPISTE設置為一般I/O口。作為25LC040的片選信號,當主/從控制器進行數(shù)據(jù)交換時,SPISTE配置成低電平,數(shù)據(jù)傳輸結(jié)束后再配置成高電平。
TMS320F2812的數(shù)據(jù)寄存器都是16位的,且接收和發(fā)送都是雙緩沖的,而25LC040的地址和數(shù)據(jù)寄存器都是8位的,因此將SPI模塊的數(shù)據(jù)長度設置成8位。發(fā)送緩沖寄存器SPITXBUF中的數(shù)據(jù)以左對齊的方式發(fā)送,先發(fā)送數(shù)據(jù)的最高位,因此在發(fā)送數(shù)據(jù)前必須將等待發(fā)送的數(shù)據(jù)放在SPITXBUF的高8位。當要對25LC2040進行寫使能操作時,寫入SPITXBUF的數(shù)據(jù)應為Ox0600。TMS320F2812則是以右對齊的方式來接收數(shù)據(jù)的,8位的數(shù)據(jù)被放在SPITXBUF的低8位上。

SPI模塊有4種時鐘模式:上升沿無延時模式、上升沿有延時模式、下降沿無延時模式和下降沿有延時模式。25LC040是在時鐘的上升沿接收數(shù)據(jù),下降沿發(fā)送數(shù)據(jù),所以TMS320F2812的SPI應該配置為上升沿發(fā)送數(shù)據(jù),下降沿接收數(shù)據(jù)。



評論


技術(shù)專區(qū)

關閉