新聞中心

EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 時鐘的抖動測量與分析

時鐘的抖動測量與分析

作者: 時間:2017-06-04 來源:網(wǎng)絡(luò) 收藏

是廣泛用于計算機、通訊、消費電子產(chǎn)品的元器件,包括,主要用于系統(tǒng)收發(fā)數(shù)據(jù)的同步和鎖存。如果信號到達接收端時抖動較大,可能出現(xiàn):并行總線中數(shù)據(jù)信號的建立和保持時間余量不夠、串行信號接收端誤碼率高、系統(tǒng)不穩(wěn)定等現(xiàn)象,因此抖動的測量與分析非常重要。
時鐘抖動的分類與定義
時鐘抖動通常分為時間間隔誤差(Time Interval Error,簡稱TIE),周期抖動(Period Jitter)和相鄰周期抖動(cycle to cycle jitter)三種抖動。
TIE又稱為phase jitter,是信號在電平轉(zhuǎn)換時,其邊沿與理想時間位置的偏移量。理想時間位置可以從待測試時鐘中恢復(fù),或來自于其他參考時鐘。Period Jitter是多個周期內(nèi)對時鐘周期的變化進行統(tǒng)計與測量的結(jié)果。Cycle to cycle jitter是時鐘相鄰周期的周期差值進行統(tǒng)計與測量的結(jié)果。
對于每一種時鐘抖動進行統(tǒng)計和測量,可以得到其抖動的峰峰值和RMS值(有效值),峰峰值是所有樣本中的抖動的最大值減去最小值,而RMS值是所有樣本統(tǒng)計后的標(biāo)準(zhǔn)偏差。如下圖1為某100M時鐘的TIE、Period Jitter、Cycle to Cycle jitter的峰峰值和RMS值的計算方法。

本文引用地址:http://butianyuan.cn/article/201706/347795.htm


時鐘抖動的應(yīng)用范圍
在三種時鐘抖動中,在不同的應(yīng)用范圍需要重點測量與分析某類時鐘抖動。TIE抖動是最常用的抖動指標(biāo),在很多芯片的數(shù)據(jù)手冊上通常都規(guī)定了時鐘TIE抖動的要求。對于串行收發(fā)器的參考時鐘,通常測量其TIE抖動。如下圖2所示,在2.5Gbps的串行收發(fā)器芯片的發(fā)送端,參考時鐘為100MHz,25倍頻到2.5GHz后,為Serializer(并行轉(zhuǎn)串行電路)提供時鐘。當(dāng)參考時鐘抖動減小時,TX輸出的串行數(shù)據(jù)的抖動隨之減小,因此,需要測量該參考時鐘的TIE抖動。另外,用于射頻電路的時鐘通常也需測量其TIE抖動(相位抖動)。

在并行總線系統(tǒng)中,通常重點如在共同時鐘總線(common clock bus)中(如圖3所示),完整的數(shù)據(jù)傳輸需要兩個時鐘脈沖,第一個脈沖用于把數(shù)據(jù)鎖存到發(fā)送芯片的IO Buffer,第二個脈沖將數(shù)據(jù)鎖存到接收芯片中,在一個時鐘周期內(nèi)讓數(shù)據(jù)從發(fā)送端傳送到接收端,當(dāng)發(fā)送端到接收端傳輸延遲(flight time)過大時,數(shù)據(jù)的建立時間不夠,傳輸延遲過小時,數(shù)據(jù)的保持時間不夠;同理,當(dāng)這一個時鐘的周期值偏大時,保持時間不夠;周期值偏小時,建立時間不夠??梢姡瑫r鐘周期的變化直接影響建立保持時間,需要測量period jitter和cycle to cycle jitter。關(guān)于共同時鐘總線的時序分析的詳細(xì)講解,請參考Stephen H. Hall、Garrett W. Hall和James A. McCall寫的信號完整性分析書籍:《High-Speed Digital System Design》。



另外一種常見的并行電路-源同步總線(Source Synchronous bus),通常也重點測量period jitter和cycle to cycle jitter。比如DDR2就屬于源同步總線,在Intel DDR2 667/800 JEDEC Specification Addendum規(guī)范中定義了時鐘的抖動測試包括周期抖動和相鄰周期抖動,分別如表格1中tJIT(per)和tJIT(cc),此外,還需要測量N-Cycle jitter,即N個周期的相鄰周期抖動,比如表格1中tERR(2per)是連續(xù)2個周期的周期值與下2個周期的周期值的時間差,tERR(3per)是3個周期組合的相鄰周期抖動,依此類推。

時鐘抖動的來源和分解
時鐘的抖動可以分為隨機抖動(Random Jitter,簡稱Rj)和固有抖動(Deterministic jitter),隨機抖動的來源為熱噪聲、Shot Noise和Flick Noise,與電子器件和半導(dǎo)體器件的電子和空穴特性有關(guān),比如ECL工藝的PLL比TTL和CMOS工藝的PLL有更小的隨機抖動;固定抖動的來源為:開關(guān)電源噪聲、串?dāng)_、電磁干擾等等,與電路的設(shè)計有關(guān),可以通過優(yōu)化設(shè)計來改善,比如選擇合適的電源濾波方案、合理的PCB布局和布線。
和串行數(shù)據(jù)的抖動分解很相似,時鐘的抖動可以分為Dj和Rj。但不同的是,時鐘的固有抖動中通常只有周期性抖動(Pj),不包括碼間干擾(ISI)。當(dāng)時鐘的上下邊沿都用來鎖存數(shù)據(jù)時占空比時鐘(DCD)計入固有抖動,否則不算固有抖動。
時鐘抖動測量方法
在上個世紀(jì)90年代,抖動的測量方法非常簡單,示波器觸發(fā)到時鐘的一個上升沿,使用余輝模式,測量下一個上升沿余輝在判定電平上(通常為幅度的50%)的水平寬度。測量水平寬度有兩種方法。
第一種使用游標(biāo)測量波形邊沿余輝的寬度,如下圖4所示。由于像素偏差或屏幕分辨率(量化誤差)會降低精度,而且引入了觸發(fā)抖動,所以這種方法誤差較大。


第二種使用直方圖,對邊沿余輝的水平方向進行直方圖統(tǒng)計,如下圖5所示。測量直方圖的最左邊到最右邊的間距即為抖動的峰峰值(168皮秒)。這種方法的缺點是:引入了示波器的觸發(fā)抖動;一次只測量一個周期,測試效率低,某些出現(xiàn)頻率低的抖動在短時間內(nèi)不能測量到。

隨著測試儀器技術(shù)的發(fā)展與進步,目前,示波器的抖動分析軟件不再是測量一兩個周期波形后分析抖動,而是一次測量多個連續(xù)比特位,計算與統(tǒng)計所有比特位的抖動,測量的數(shù)據(jù)量非常大、效率非常高。如下圖6所示為某50MHz時鐘的Period抖動測試,示波器的抖動測試軟件可以一次測量所有周期的周期值,計算出抖動的峰峰值與有效值。

將已測量的每個周期的抖動值做直方圖,可以統(tǒng)計大數(shù)據(jù)量的抖動的峰峰值和RMS值,如下圖7所示為某時鐘周期抖動的直方圖分析,樣本數(shù)量為103k個i,周期抖動的峰峰值為80.45皮秒,周期抖動的RMS值為9.25皮秒。


相位噪聲與TIE抖動
在一些時鐘芯片的數(shù)據(jù)手冊上規(guī)定了相位噪聲(phase noise)的指標(biāo)要求,相噪可以理解為TIE抖動在頻域的表達方式,通常是使用某些頻譜儀或相噪測試儀測量出來的,單位通常為dBc/Hz,比如某頻率為1MHz的晶振的相噪為:
-145dBc/Hz @100Hz -160dBc/Hz @1kHz -165dBc/Hz @10kHz
如圖8所示為該時鐘的頻譜,在頻點fc+100Hz 的功率與fc頻點(即時鐘頻率)的功率的比值取對數(shù)后為-145dB,在頻點fc+1kHz的功率與時鐘頻率的功率之比為-160dB,在頻點fc+10kHz的功率與時鐘頻率的功率之比為-165dB。在安裝了相噪分析軟件的頻譜儀(或者相噪儀)上,通過對圖8的陰影部分的求面積后進行簡單運算,可以得到該時鐘從100Hz到10kHz的TIE的RMS抖動值。對于某些精準(zhǔn)的晶振,在某頻段內(nèi)的RMS抖動可以小于幾百fs。由于實時示波器的抖動噪聲基底大約在2ps左右,對于這類晶振的抖動測試,無法使用實時示波器的測量到,必須使用頻譜儀或相噪儀測量。關(guān)于相位噪聲與TIE抖動的換算,可以參考相噪測試儀廠商的技術(shù)圖8:時鐘的頻譜與相噪文檔。

時鐘抖動的分析
在時鐘抖動測量時,可以在三個域分析抖動,即在時域分析抖動追蹤(jitter track/trend)、在頻域觀察抖動的頻譜、在統(tǒng)計域分析抖動的直方圖。如下圖9所示,左上角的F2為某100MHz時鐘,P1是時鐘的TIE參數(shù)測量;右上角的F3是TIE抖動的直方圖,直方圖不是高斯分布,可見時鐘存在固有抖動。

左下角的F4為TIE track(即TIE抖動隨時間變化的趨勢),從TIE Track中可以看到周期性的變化趨勢;右下角的F5是F4的FFT運算,即抖動的頻譜,頻譜的峰值頻率為515kHz,說明該時鐘的周期性抖動(Pj)的主要來源為515kHz,找到頻點后,可以查找電路板上主頻或諧波為該頻率的芯片和PCB走線,進一步調(diào)試與分析。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉