新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 降低PCB設(shè)計(jì)風(fēng)險(xiǎn)的三個(gè)技巧

降低PCB設(shè)計(jì)風(fēng)險(xiǎn)的三個(gè)技巧

作者: 時(shí)間:2017-10-13 來源:網(wǎng)絡(luò) 收藏

PCB設(shè)計(jì)過程中,如果能提前預(yù)知可能的風(fēng)險(xiǎn),提前進(jìn)行規(guī)避,PCB設(shè)計(jì)成功率會(huì)大幅度提高。很多公司評(píng)估項(xiàng)目的時(shí)候會(huì)有一個(gè)PCB設(shè)計(jì)一板成功率的指標(biāo)。

本文引用地址:http://butianyuan.cn/article/201710/365916.htm

提高一板成功率關(guān)鍵就在于信號(hào)完整性設(shè)計(jì)。目前的,有很多產(chǎn)品方案,芯片廠商都已經(jīng)做好了,包括使用什么芯片,外圍電路怎么搭建等等。硬件工程師很多時(shí)候幾乎不需要考慮電路原理的問題,只需要自己把PCB做出來就可以了。

但正是在PCB設(shè)計(jì)過程中,很多企業(yè)遇到了難題,要么PCB設(shè)計(jì)出來不穩(wěn)定,要么不工作。對(duì)于大型企業(yè),芯片廠商很多都會(huì)提供技術(shù)支持,對(duì)PCB設(shè)計(jì)進(jìn)行指導(dǎo)。但一些中小企業(yè)卻很難得到這方面的支持。因此,必須想辦法自己完成,于是產(chǎn)生了眾多的問題,可能需要打好幾版,調(diào)試很長(zhǎng)時(shí)間。其實(shí)如果了解系統(tǒng)的設(shè)計(jì)方法,這些完全可以避免。接下來我們就來談?wù)劷档蚉CB設(shè)計(jì)風(fēng)險(xiǎn)的三點(diǎn)技巧。

第1、系統(tǒng)規(guī)劃階段最好就考慮信號(hào)完整性問題,整個(gè)系統(tǒng)這樣搭建,信號(hào)從一塊PCB傳到另一塊PCB能不能正確接收?這在前期就要評(píng)估,而評(píng)估這個(gè)問題其實(shí)并不是很難,懂一點(diǎn)信號(hào)完整性知識(shí),會(huì)一點(diǎn)簡(jiǎn)單的軟件操作就能做到。

第2、在PCB設(shè)計(jì)過程中,使用仿真軟件評(píng)估具體走線,觀察信號(hào)質(zhì)量能不能滿足要求,這個(gè)仿真過程本身非常簡(jiǎn)單,關(guān)鍵是要理解信號(hào)完整性的原理知識(shí),并用來指導(dǎo)。

第3、做PCB的過程中,一定要進(jìn)行風(fēng)險(xiǎn)控制。有不少問題,目前仿真軟件還沒有辦法解決,必須設(shè)計(jì)者人為控制。這一步關(guān)鍵是了解哪些地方會(huì)有風(fēng)險(xiǎn),怎樣做才能規(guī)避風(fēng)險(xiǎn),需要的還是信號(hào)完整性知識(shí)。

PCB設(shè)計(jì)過程中如果能把握好這3點(diǎn),那么PCB設(shè)計(jì)風(fēng)險(xiǎn)就會(huì)大幅度的下降,打板回來后出錯(cuò)的概率就會(huì)小得多,調(diào)試也就相對(duì)容易。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉