首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> pcb設(shè)計(jì)

?PCB layout 1A電流要多寬的走線?

  • 回前兩天畫了一個(gè)功率板子,但是由于走線的線徑太細(xì),因此在上電的一瞬間一根電線被立即燒斷。為了解決這個(gè)問題,我們最后只能通過外部飛線的方式來替換燒斷的電線。以前公司使用的PCB板通常都是6層、8層和10層,組件排列而且緊密,空間非常緊張。因此為了能夠布下較粗的線,我們通常通過不斷地壓縮空間來布線。但是,有時(shí)候空間實(shí)在不夠,在布局的限制下,我們只能根據(jù)需要適當(dāng)減小走線的寬度,來滿足布完線。根據(jù)以往經(jīng)驗(yàn),我們得出在一般情況下1安培的電流基本需要使用1毫米寬的導(dǎo)線就可以滿足。那么,根據(jù)這個(gè)經(jīng)驗(yàn)我們是否可以推斷出,
  • 關(guān)鍵字: PCB設(shè)計(jì)  FPC  印刷電路  

繪制PCB板需知道哪些問題?

  • 1、PCB板上的走線的寬度和能承受電流的大小關(guān)系?PCB電路板上有信號(hào)走線和電源走線,了解走線寬度和承載電流的關(guān)系,對(duì)繪制PCB非常重要。通常PCB的銅箔厚度為1盎司(35um),假設(shè)走線的寬度為2mm。截面積=0.035*2=0.07mm2。一般PCB走線的電流密度為30A/mm2。所以,寬度為2mm的走線可以承載的電流為30A*0.07等于2.1A。寬度為1mm的走線,承載電流的能力為1.05A。2、晶振在PCB板上位置及如何處理?晶振需要放在CPU附近,離CPU的晶振引腳要近。如果是無源晶振,2個(gè)匹
  • 關(guān)鍵字: PCB  走線  PCB設(shè)計(jì)  

PCB走線的電阻如何計(jì)算?

  • PCB走線的電阻如何計(jì)算?很多硬件朋友會(huì)說,用萬用表去測量PCB走線兩端的阻值,就可以知道走線的電阻。如果真的用萬用表去測量,測量的結(jié)果基本是0,非常不準(zhǔn)確。也有朋友會(huì)說,我們可以分別測量走線兩端的電壓。比如PCB走線兩端分別定義A端和B端,電路板上電后,測量A端的電壓值為3.3V,B端電壓為3.1V,也就是這根走線的壓降為0.2V。如果知道走線的電流為1A,可以算出走線的電阻為200毫歐。這種情況,如果電流比較大的情況,好像可以計(jì)算出電阻值,但精度似乎也不高。如果走線上的電流小的時(shí)候,也不太好測量。我們
  • 關(guān)鍵字: PCB  電阻  PCB設(shè)計(jì)  

HDMI信號(hào)間隔地線間隔,多少距離打地孔?

  • 在HDMI高速信號(hào)布線中,地孔(接地過孔)的間距設(shè)置需綜合考慮信號(hào)完整性、電磁兼容性(EMC)和制造工藝。以下是關(guān)鍵要點(diǎn)和建議:1. 基本原則信號(hào)頻率與波長:HDMI信號(hào)最高頻率取決于版本(如HDMI 2.0時(shí)鐘頻率可達(dá)600MHz)。通常建議地孔間距為 信號(hào)波長(λ)的1/10~1/20。例如,600MHz信號(hào)在FR4板材中的波長約為5cm,則間距約為 0.5~2.5cm?;亓髀窂竭B續(xù)性:確保地孔提供低阻抗回流路徑,減少信號(hào)環(huán)路面積和串?dāng)_。2. 工程實(shí)踐經(jīng)驗(yàn)通用間距建議:每1~2cm
  • 關(guān)鍵字: HDMI  PCB設(shè)計(jì)  

FPC設(shè)計(jì)以及仿真

  • 柔性印刷電路(FPC)是由聚酰亞胺或聚酯薄膜制成的高可靠性和優(yōu)異的柔性印刷電路板。它具有布線密度高、重量輕、厚度薄、可彎曲性好等特點(diǎn)。概述FPC,也被稱為柔性印刷電路,因其重量輕,厚度薄,自由彎曲和折疊等優(yōu)異特性而受到青睞。隨著電子工業(yè)的飛速發(fā)展,電路板設(shè)計(jì)越來越向高精度、高密度方向發(fā)展。傳統(tǒng)的人工檢測方法已不能滿足生產(chǎn)需要,F(xiàn)PC缺陷自動(dòng)檢測已成為工業(yè)發(fā)展的必然趨勢(shì)。柔性印刷電路(FPC)是20世紀(jì)70年代美國為發(fā)展航天火箭技術(shù)而開發(fā)的一項(xiàng)技術(shù)。它由聚酯薄膜或聚酰亞胺作為基材制成,可靠性高,柔韌性好。通
  • 關(guān)鍵字: PCB設(shè)計(jì)  FPC  印刷電路  

PCB設(shè)計(jì)中的“脖子設(shè)計(jì)”neck design

  • 在高速PCB設(shè)計(jì)中,BGA、QFN等高密度封裝器件的breakout布線(又稱neck-down區(qū)域)往往是信號(hào)完整性的薄弱環(huán)節(jié)。當(dāng)走線從焊盤引出時(shí),線寬驟變、參考平面不連續(xù)、空間受限等問題會(huì)引發(fā)顯著的阻抗突變,導(dǎo)致信號(hào)反射、邊沿畸變甚至誤碼率上升。如何在這一關(guān)鍵區(qū)域?qū)崿F(xiàn)阻抗連續(xù)性控制,已成為硬件工程師必須掌握的進(jìn)階技能。走線的寬度從3mil變成了4.5milNeck Design 即從芯片引腳密集區(qū)域向外擴(kuò)展布線的設(shè)計(jì)過程,也叫 Break out。在現(xiàn)代高速 PCB 設(shè)計(jì)中,芯片引腳間距越來越小,引腳
  • 關(guān)鍵字: PCB設(shè)計(jì)  高度電路  

功率器件熱設(shè)計(jì)基礎(chǔ)(十二)——功率半導(dǎo)體器件的PCB設(shè)計(jì)

  • / 前言 /功率半導(dǎo)體熱設(shè)計(jì)是實(shí)現(xiàn)IGBT、碳化硅SiC高功率密度的基礎(chǔ),只有掌握功率半導(dǎo)體的熱設(shè)計(jì)基礎(chǔ)知識(shí),才能完成精確熱設(shè)計(jì),提高功率器件的利用率,降低系統(tǒng)成本,并保證系統(tǒng)的可靠性。功率器件熱設(shè)計(jì)基礎(chǔ)系列文章會(huì)比較系統(tǒng)地講解熱設(shè)計(jì)基礎(chǔ)知識(shí),相關(guān)標(biāo)準(zhǔn)和工程測量方法。功率半導(dǎo)體的電流密度隨著功率半導(dǎo)體芯片損耗降低,最高工作結(jié)溫提升,器件的功率密度越來越高,也就是說,相同的器件封裝可以采用更大電流規(guī)格的芯片,使輸出電流更大,但同時(shí)實(shí)際的損耗和發(fā)熱量也會(huì)明顯增大。功率器件中的分立器件、Easy系列模塊,Eco
  • 關(guān)鍵字: 英飛凌  功率器件  PCB設(shè)計(jì)  

原理圖設(shè)計(jì)規(guī)范

  • 1.1 目的  原理圖設(shè)計(jì)是產(chǎn)品設(shè)計(jì)的理論基礎(chǔ),設(shè)計(jì)一份規(guī)范的原理圖對(duì)設(shè)計(jì)PCB、跟機(jī)、做客戶資料具有指導(dǎo)性意義,是做好一款產(chǎn)品的基礎(chǔ)。原理圖設(shè)計(jì)基本要求: 規(guī)范、清晰、準(zhǔn)確、易讀?! ∫虼酥贫ù恕兑?guī)范》的目的和出發(fā)點(diǎn)是為了培養(yǎng)硬件開發(fā)人員嚴(yán)謹(jǐn)、務(wù)實(shí)的工作作風(fēng)和嚴(yán)肅、認(rèn)真的工作態(tài)度,增強(qiáng)硬件開發(fā)人員的責(zé)任感和使命感,提高工作效率和開發(fā)成功率,保證產(chǎn)品質(zhì)量。1.2 基本原則1.2.1 確定需求:詳細(xì)理解設(shè)計(jì)需求,從需求中整理出電路功能模塊和性能指標(biāo)要求等1.2.2 確定核心CPU:根據(jù)功能和性能需求制定總體
  • 關(guān)鍵字: 原理圖  電路設(shè)計(jì)  PCB設(shè)計(jì)  

ESD保護(hù)電路及PCB設(shè)計(jì)要點(diǎn)

  • 一、什么是ESD?ESD代表靜電放電。許多材料可以導(dǎo)電并積累電荷。ESD 是由于摩擦帶電(材料之間的摩擦)或靜電感應(yīng)而發(fā)生的。每當(dāng)發(fā)生這種情況時(shí),物體都會(huì)在其表面形成固定電荷(靜電)。當(dāng)這個(gè)物體放置得太靠近另一個(gè)帶電物體或材料時(shí),電壓差會(huì)導(dǎo)致電流在它們之間流動(dòng),直到恢復(fù)電荷平衡。因此,可以將靜電放電定義為兩種帶電材料或物體之間由接觸、短路或電介質(zhì)擊穿引起的瞬時(shí)電流流動(dòng)。對(duì)于消費(fèi)類產(chǎn)品,ESD 和空氣中的介質(zhì)擊穿通常發(fā)生在兩點(diǎn)之間的電場大于 40 kV/cm 時(shí)。氣壓、溫度和濕度等因素會(huì)影響電場強(qiáng)度。例如,
  • 關(guān)鍵字: ESD  PCB設(shè)計(jì)  

某大廠DC-DC芯片PCB布局及注意事項(xiàng)

  • 在DCDC電源電路中,PCB的布局對(duì)電路功能的實(shí)現(xiàn)和良好的各項(xiàng)指標(biāo)來說都十分重要。本文以buck電路為例,簡單分析一下如何進(jìn)行合理PCB layout布局以及設(shè)計(jì)中的注意事項(xiàng)。如有問題,歡迎指正。首先,以最簡單的BUCK電路拓?fù)錇槔?,下圖(1-a)和(1-b)中分別標(biāo)明了在上管開通和關(guān)斷時(shí)刻電流的走向,即功率回路部分。這部分電路負(fù)責(zé)給用戶負(fù)載供電,承受的功率較大。結(jié)合圖(1-c)中Q1和Q2的電流波形,不難發(fā)現(xiàn),由于電感的存在,后半部分電路中不會(huì)存在一個(gè)較高的電流變化趨勢(shì),只有在兩個(gè)開關(guān)管的部分會(huì)出現(xiàn)高電
  • 關(guān)鍵字: DCDC  PCB設(shè)計(jì)  

這樣的原理圖,你是不是也畫過?

  • 你畫的原理圖長得什么樣?會(huì)不會(huì)也存在下面的問題呢。歡迎大家在評(píng)論區(qū)留言,說說那些年你對(duì)原理圖做過的“糗事”。1、不光代碼有可讀性,原理圖也有。原理圖不僅僅是自己看,其他人也會(huì)看。把原理圖分模塊,可以讓原理圖更清晰,也可以快速地找到具體的位置。2、一張?jiān)韴D就好像一個(gè)家,想想如果家里的東西隨意擺放,毫無章法,你一定會(huì)很糟心。原理圖也是一樣,每根走線、每個(gè)字符放,都需要認(rèn)真的放置。看了下圖,修改之后是不是整齊清潔了呢。3、上、下拉就有一個(gè)上、下拉的樣子。盡量不要有多余的交叉點(diǎn)。另外在進(jìn)行總線連接的時(shí)候,要熟悉
  • 關(guān)鍵字: 原理圖  電路設(shè)計(jì)  PCB設(shè)計(jì)  

PCB設(shè)計(jì)要點(diǎn)總結(jié)

  • PCB布線工作對(duì)于很多工程師來講就是連連看,而且還是一項(xiàng)非??菰锓ξ兜墓ぷ?。這其實(shí)只是一個(gè)初級(jí)的認(rèn)知,一位優(yōu)秀的PCB設(shè)計(jì)工程師還是能做很多工作并能解決很多產(chǎn)品設(shè)計(jì)中的問題的。本文結(jié)合一些大廠的設(shè)計(jì)規(guī)則以及部分的技術(shù)文章,將分享一些PCB設(shè)計(jì)中布線的要點(diǎn),僅供參考。1、通用做法在進(jìn)行PCB 設(shè)計(jì)時(shí),為了使高頻、高速、模擬電路板的設(shè)計(jì)更合理,抗干擾性能更好,應(yīng)從以下幾方面考慮:(1)合理選擇層數(shù);在 PCB 設(shè)計(jì)中對(duì)高頻、高速電路板布線時(shí),利用中間內(nèi)層平面作為電源和地線層,可以起到屏蔽的作用,能有效降低寄生
  • 關(guān)鍵字: PCB設(shè)計(jì)  布線  

制造商最討厭的9大PCB設(shè)計(jì)問題,各位工程師都犯過嗎?快來避雷

  • 這里主要是關(guān)于:制造商最討厭的 9 大PCB設(shè)計(jì)問題一、發(fā)送不完整的坐標(biāo)文件如果有 SMT元件,就必須得向制造商提供坐標(biāo)文件,坐標(biāo)文件可以準(zhǔn)確地告訴貼片機(jī)每個(gè)零件需要放置在電路上的哪個(gè)位置。但是經(jīng)常有的工程師不驗(yàn)證坐標(biāo)文件,都不完整,這對(duì)制造商來說,簡直就是噩夢(mèng)。通常來說坐標(biāo)文件會(huì)包含以下內(nèi)容:●? ?組件參考指示符(例如,C1)●? ?組件部件號(hào)(例如,100CAP0001)●? ?組件描述(例如,C04020 1uF 電解)●? &
  • 關(guān)鍵字: PCB設(shè)計(jì)  PCB  

PCB設(shè)計(jì)技巧:少孔、少繞、少自動(dòng)……

  • 本文將探討印刷電路板(PCB)設(shè)計(jì)新手和老手都適用的七個(gè)基本(而且關(guān)鍵的)技巧和策略,只要在設(shè)計(jì)過程中對(duì)這些技巧多加注意,就能為你與你的團(tuán)隊(duì)減少重新設(shè)計(jì)次數(shù)、縮短設(shè)計(jì)時(shí)間以及減輕整體設(shè)計(jì)結(jié)果診斷的任務(wù);以下讓我們一一看來。1、熟悉工廠制造流程在這個(gè)無晶圓廠IC業(yè)者當(dāng)?shù)赖臅r(shí)代,許多工程師其實(shí)不清楚根據(jù)他們的設(shè)計(jì)檔案制造之PCB生產(chǎn)步驟與化學(xué)處理工藝;這并不令人驚訝。不過這種實(shí)作知識(shí)的缺乏,往往導(dǎo)致新手工程師做出不必要的較復(fù)雜設(shè)計(jì)決策。設(shè)計(jì)真的需要那么復(fù)雜嗎?難道不能用更大的網(wǎng)格來進(jìn)行布線,從而降低電路板成本
  • 關(guān)鍵字: PCB設(shè)計(jì)  PCB  

高速數(shù)字電路PCB“接地”要點(diǎn)

  • 在大多數(shù)電子系統(tǒng)中,降噪是一個(gè)重要設(shè)計(jì)問題。與功耗限制、環(huán)境溫度變化、尺寸限制以及速度和精度要求一樣,必須處理好無所不在的噪聲因素,才能使最終設(shè)計(jì)獲得成功。這里,我們不考慮用于降低“外部噪聲”(與信號(hào)一起到達(dá)系統(tǒng))的技術(shù),因?yàn)槠浯嬖谝话悴皇茉O(shè)計(jì)工程師直接控制。相比之下,防止“內(nèi)部噪聲”(電路或系統(tǒng)內(nèi)部產(chǎn)生或耦合的噪聲)擾亂信號(hào)則是設(shè)計(jì)工程師的直接責(zé)任。今天我們就說說“接地”,而且是針對(duì)高頻工作的“接地"“接地”(Grounding)一般指將電路、設(shè)備或系統(tǒng)連接到一個(gè)作為參考電位點(diǎn)或參考電位面的良
  • 關(guān)鍵字: PCB設(shè)計(jì)  電路板  開發(fā)板  
共157條 1/11 1 2 3 4 5 6 7 8 9 10 » ›|

pcb設(shè)計(jì)介紹

在高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗是最重要和最普遍的問題之一。首先了解一下傳輸線的定義:傳輸線由兩個(gè)具有一定長度的導(dǎo)體組成,一個(gè)導(dǎo)體用來發(fā)送信號(hào),另一個(gè)用來接收信號(hào)(切記“回路”取代“地”的概念)。在一個(gè)多層板中,每一條線路都是傳輸線的組成部分,鄰近的參考平面可作為第二條線路或回路。一條線路成為“性能良好”傳輸線的關(guān)鍵是使它的特性阻抗在整個(gè)線路中保持恒定。   線路板成為“可控阻抗板”的關(guān) [ 查看詳細(xì) ]

熱門主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473