FPGA重點(diǎn)知識(shí)13條,助你構(gòu)建完整“邏輯觀”之二
如圖所示,這是PCLK和D[7:0]在SF-CY3核心板上的走線。
本文引用地址:http://www.butianyuan.cn/article/201802/375719.htm![](http://editerupload.eepw.com.cn/201802/1173c599ce213eb8b0b2e27dd59b578b.png)
如圖所示,這是PCLK和D[7:0]在SF-SENSOR子板上的走線,在這個(gè)板子上的走線由匹配電阻分兩個(gè)部分。
![](http://editerupload.eepw.com.cn/201802/2e08e9a6ceda558e5caf16b97c24884f.png)
根據(jù)前面的走線長(zhǎng)度,我們可以換算一下相應(yīng)的走線延時(shí),如下表所示。因此,我們可以得到,Tcpcb_max = 0.35ns,Tcpcb_min = 0.35ns,Tdpcb_max = 0.36ns,Tdpcb_min = 0.31ns。
![](http://editerupload.eepw.com.cn/201802/b508164d692218f53d1837a7acb97601.png)
![](http://editerupload.eepw.com.cn/201802/d208cd1e6acd664564c0e8b22e533da6.png)
將上面得到的具體數(shù)值都代入公式,得到:
Input max delay = (0 – 0.35ns) + 65ns + 0.36ns = 65.01ns
Input min delay = (0 – 0.35ns) + 8ns + 0.31ns = 7.96ns
加上一些余量,我們可以去input max delay = 66ns,input min delay = 7ns。
下面我們來(lái)添加時(shí)序約束,打開TimeQuest,點(diǎn)擊菜單欄的ContraintsàCreat Clock,做如下設(shè)置。
![](http://editerupload.eepw.com.cn/201802/0c66107ef4edb812c8e33f9582481fec.png)
點(diǎn)擊ContraintsàSet Maximum Delay,對(duì)vdb[0] vdb[1] vdb[2] vdb[3] vdb[4] vdb[5] vdb[6] vdb[7] vhref的set_max_delay做如下設(shè)置。
![](http://editerupload.eepw.com.cn/201802/6ab8ff62d184a786b6be56078339250e.png)
點(diǎn)擊ContraintsàSet Minimum Delay,對(duì)vdb[0] vdb[1] vdb[2] vdb[3] vdb[4] vdb[5] vdb[6] vdb[7] vhref的set_min_delay做如下設(shè)置。
![](http://editerupload.eepw.com.cn/201802/975d52079f4ddb16f0f184ff7ded6cd3.png)
約束完成后,參照前面章節(jié)Update Timing Netlist并且Write SDC File…,接著就可以重新編譯整個(gè)工程,再來(lái)看看這個(gè)時(shí)序分析的報(bào)告。在報(bào)告中,數(shù)據(jù)的建立時(shí)間有9-13ns的余量,而保持時(shí)間也都有7-11ns的余量,可謂余量充足。
![](http://editerupload.eepw.com.cn/201802/fe4794476d127ff0f36b3cbc7ca5b882.png)
![](http://editerupload.eepw.com.cn/201802/9a43ccc36c6db5d4125ab59efc64f214.png)
另外,我們也可以專門找一條路徑出來(lái),看看它的具體時(shí)序路徑的分析。vd[0]這條數(shù)據(jù)線的建立時(shí)間報(bào)告中,66ns的input max delay出現(xiàn)在了Data Arrival Path中。
![](http://editerupload.eepw.com.cn/201802/858e99c84c66397c41287fd95c324141.png)
而在vd[0]的保持時(shí)間報(bào)告中,7ns的input min delay則出現(xiàn)在了Data Arrival Path中。
![](http://editerupload.eepw.com.cn/201802/73d29be692179966442e291c5f4ddfcf.png)
評(píng)論