新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動(dòng)態(tài) > 富士通DLU、HPC芯片 臺(tái)積電代工

富士通DLU、HPC芯片 臺(tái)積電代工

作者: 時(shí)間:2018-06-01 來源:工商時(shí)報(bào) 收藏

  人工智能(AI)及高效能運(yùn)算(HPC)已是今年科技業(yè)界新顯學(xué),日本也針對(duì)AI及HPC應(yīng)用自行開發(fā)特殊應(yīng)用芯片(ASIC),包括專為AI深度學(xué)習(xí)量身打造的深度學(xué)習(xí)專用芯片,以及針對(duì)新一代Post京(Post-K)超級(jí)電腦設(shè)計(jì)的ARM架構(gòu)HPC芯片,而兩款芯片都將由交由晶圓代工龍頭臺(tái)積電(2330)代工。

本文引用地址:http://butianyuan.cn/article/201806/380895.htm

  AI學(xué)習(xí)技術(shù)之一的深度學(xué)習(xí),是推進(jìn)AI判斷的重要技術(shù),但是深度學(xué)習(xí)目前遇到的最大問題,是要在巨量資料中不斷進(jìn)行演算處理。為了縮短運(yùn)算時(shí)間,推出了全球速度最快的深度學(xué)習(xí)伺服器及云端運(yùn)算服務(wù)Zinrai深度學(xué)習(xí)系統(tǒng),同時(shí)也針對(duì)深度學(xué)習(xí)的特性,自行設(shè)計(jì)深度學(xué)習(xí)芯片,預(yù)計(jì)今年可望開始出貨。

  相較于業(yè)界多半采用繪圖處理器(GPU)的平行運(yùn)算技術(shù)來進(jìn)行AI深度學(xué)習(xí),則自行開發(fā)專為深度學(xué)習(xí)打造的多核心深度學(xué)習(xí)芯片,同時(shí)是利用平行運(yùn)算的原理,但是可以有效降低運(yùn)算功耗,目標(biāo)是比競爭對(duì)手的深度學(xué)習(xí)芯片,擁有10倍的每瓦性能(PerformanceperWatt)表現(xiàn)。

  此外,富士通也將把DLU芯片應(yīng)用在超級(jí)電腦“京”當(dāng)中,而且可與富士通自行設(shè)計(jì)的Tofu互聯(lián)技術(shù)相結(jié)合,將可建立超大規(guī)模的神經(jīng)網(wǎng)絡(luò)(neuralnetworks)運(yùn)算架構(gòu)。

  在HPC運(yùn)算布局上,富士通與日本理化學(xué)研究所合作開發(fā)的京超級(jí)電腦,在2011年曾連續(xù)2年奪下全球運(yùn)算能力最強(qiáng)的超級(jí)電腦。富士通以京超級(jí)電腦為架構(gòu)開發(fā)出商用化的PRIMEHPC系列伺服器,受到科學(xué)研究單位的重視,該系列伺服器第一個(gè)日本以外的客戶就是臺(tái)灣氣象局。

  富士通的京超級(jí)電腦目前主要采用的是SPARC架構(gòu)處理器,過去幾年都是委由臺(tái)積電代工,但新一代的Post京超級(jí)電腦,將首度采用ARM架構(gòu)來設(shè)計(jì)處理器。富士通采用ARMv8-A指令集架構(gòu),最大特色是可以比其它伺服器處理器擁有更低的功耗,讓超級(jí)電腦在進(jìn)行龐大數(shù)據(jù)運(yùn)算時(shí),可以更有效的降低用電量。據(jù)了解,首款A(yù)RM架構(gòu)處理器將采用臺(tái)積電7奈米制程量產(chǎn)。



關(guān)鍵詞: 富士通 DLU

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉