新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 極低功耗SoC設計方法學及EDA工具

極低功耗SoC設計方法學及EDA工具

作者: 時間:2022-04-18 來源: 收藏

中心在極低功耗SoC設計方法學及關鍵技術領域開展了年的研發(fā)工作,研究設計了亞閾值溫度傳感器、32位亞閾值SAPTL超前進位加法器、16位亞閾值B-SAPTL加法器、16x16亞閾值ASYN-B-SAPTL異步乘法器、動態(tài)可重構亞閾值邏輯等多款極低功耗電路IP,技術指標均優(yōu)于文獻報道的同類功能電路,研發(fā)了單元電路版圖微調軟件、電路結構自動評測工具、電路器件參數優(yōu)化工具、快速High-σ蒙特卡洛分析工具、器件建模工具、PVT敏感的單元電路特征化工具等。

本文引用地址:http://www.butianyuan.cn/article/202204/433152.htm

極低功耗SoC設計方法學及關鍵技術研究起因





關鍵詞: EDA UVS UV APS UVI EDMPro

評論


相關推薦

技術專區(qū)

關閉