新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > imec首次展示CFET晶體管,將在0.7nm A7節(jié)點引入

imec首次展示CFET晶體管,將在0.7nm A7節(jié)點引入

作者: 時間:2024-06-24 來源:SEMI 收藏

自比利時微電子研究中心(imec)官網獲悉,6月18日,在2024 IEEE VLSI技術與電路研討會(2024 VLSI)上,imec首次展示了具有堆疊底部和頂部源極/漏極觸點的CMOS 器件。雖然這一成果的兩個觸點都是利用正面光刻技術獲得,但imec也展示了將底部觸點轉移至背面的可能性——這樣可將頂部元件的覆蓋率從11%提升至79%。

本文引用地址:http://butianyuan.cn/article/202406/460203.htm

從imec的邏輯技術路線圖看,其設想在A7節(jié)點器件架構中引入技術。若與先進的布線技術相輔相成,有望將標準單元高度從5T降低到4T甚至更低,而不會降低性能。在集成nMOS和pMOS垂直堆疊結構的不同方法中,與現(xiàn)有的納米片工藝流程相比,單片集成被認為是破壞性最小的。

imec在研討會上首次展示的具有頂部和底部觸點的功能單片CMOS CFET器件,柵極長度為18nm,柵極間距為60nm,n型和p型之間的垂直間距為50nm。

imec負責人表示,在從正面開發(fā)底部觸點時,遇到了很多挑戰(zhàn),可能影響底部觸點電阻,并限制頂部器件工藝窗口。在2024 VLSI上,imec表明,盡管仍使用鍵合和減薄等額外工藝,這一設計是可行的,這使得背面底部接觸結構成為對業(yè)界來說具有強大吸引力的選擇。目前,該機構正在持續(xù)進行研究,以確定最佳的觸點布線方法。



關鍵詞: 晶圓 CFET 英特爾

評論


相關推薦

技術專區(qū)

關閉