新聞中心

EEPW首頁 > 智能計(jì)算 > 設(shè)計(jì)應(yīng)用 > 擴(kuò)展計(jì)算滿足AI需求的兩種解決方案

擴(kuò)展計(jì)算滿足AI需求的兩種解決方案

—— ? 臺(tái)積電押注堆疊GPU,而日本研究人員則用直線加速器縮小設(shè)備
作者: 時(shí)間:2024-07-01 來源:Harry Goldstein 收藏
五十年前,DRAM發(fā)明者和IEEE榮譽(yù)勛章獲得者羅伯特·丹納德(Robert Dennard)創(chuàng)造了半導(dǎo)體行業(yè)不斷提高晶體管密度和芯片性能的道路。這條路徑被稱為 Dennard 縮放,它幫助編纂了 Gordon Moore 關(guān)于設(shè)備尺寸每 18 到 24 個(gè)月縮小一半的假設(shè)。幾十年來,它迫使工程師們不斷突破半導(dǎo)體器件的物理極限。

但在 2000 年代中期,當(dāng) Dennard 擴(kuò)展開始耗盡時(shí),芯片制造商不得不轉(zhuǎn)向極紫外 (EUV) 光刻系統(tǒng)等奇特解決方案,以試圖保持摩爾定律的步伐。2017年,在訪問紐約州馬耳他的GlobalFoundries時(shí),高級(jí)編輯Samuel K. Moore向一位專家詢問了晶圓廠需要什么才能實(shí)現(xiàn)更小的設(shè)備尺寸?!拔覀兛赡懿坏貌辉谕\噲?chǎng)下面建造一個(gè)粒子加速器,”該男子開玩笑說。這個(gè)想法看起來太棒了,以至于它一直困擾著摩爾。

本文引用地址:http://www.butianyuan.cn/article/202407/460534.htm

因此,當(dāng)東京的科技記者約翰·博伊德(John Boyd)最近發(fā)表了一篇關(guān)于利用作為EUV光源的報(bào)道時(shí),摩爾很興奮。博伊德對(duì)日本筑波的高能加速器研究組織(KEK)的訪問成為“摩爾定律的未來在粒子加速器中嗎?正如他所報(bào)告的那樣,KEK的系統(tǒng)通過“將電子提升到相對(duì)論速度,然后以特定方式偏離它們的運(yùn)動(dòng)”來產(chǎn)生光。

到目前為止,KEK的研究人員已經(jīng)成功地在20微米的紅外光爆發(fā)中發(fā)射了17兆電子伏特的電子束,這與目前13.5納米的行業(yè)標(biāo)準(zhǔn)相去甚遠(yuǎn)。但KEK團(tuán)隊(duì)對(duì)他們的技術(shù)前景持樂觀態(tài)度。

雖然該行業(yè)以經(jīng)濟(jì)實(shí)惠的方式制造小型設(shè)備的能力肯定已經(jīng)放緩,但摩爾認(rèn)為,擴(kuò)展還有一些技巧。除了像KEK正在研究的更亮的光源外,未來的互補(bǔ)場(chǎng)效應(yīng)晶體管(CFET)將在一個(gè)晶體管的空間內(nèi)構(gòu)建兩個(gè)晶體管。

Moore說:“我相信Wong和Liu希望年輕、有技術(shù)頭腦的人了解保持半導(dǎo)體進(jìn)步的重要性,并讓他們想成為這一努力的一部分。

Moore說,從短期來看,堆疊芯片是不斷增加邏輯和內(nèi)存量的最有效方法。

“CPU 或 GPU 中總會(huì)有一些功能無法像核心處理器邏輯那樣擴(kuò)展。越來越多的人試圖使用核心邏輯的尖端芯片工藝來構(gòu)建所有這些部件是沒有意義的,“Moore說?!坝米詈?、最經(jīng)濟(jì)的工藝構(gòu)建每個(gè)零件,并將它們堆疊在一起,或者至少放在同一個(gè)包裝中,這更有意義。”

為了滿足蓬勃發(fā)展的人工智能行業(yè)的需求,GPU制造商將需要堆疊起來。當(dāng)前董事長劉志強(qiáng)和首席科學(xué)家H.-S.Philip Wong想傳達(dá)他們關(guān)于CMOS未來的信息,他們聯(lián)系了Moore。其結(jié)果是“通往 1 萬億晶體管 GPU 的道路”。除了在公司擔(dān)任職務(wù)外,他還是一名學(xué)者。他一再向摩爾表達(dá)的擔(dān)憂之一是,人工智能和軟件通常會(huì)將人才從半導(dǎo)體工程中抽離出來。

Moore說:“我相信Wong和Liu希望年輕、有技術(shù)頭腦的人了解保持半導(dǎo)體進(jìn)步的重要性,并讓他們想成為這一努力的一部分。“他們想表明,盡管有很多關(guān)于摩爾定律死亡的討論,但半導(dǎo)體工程在職業(yè)生涯中有著悠久的未來。




評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉