新聞中心

ad9851原理圖及引腳功能

作者: 時(shí)間:2013-12-05 來(lái)源:網(wǎng)絡(luò) 收藏

AD9851 的各如下,引腳排列,如圖5:


D0~D7:8 位數(shù)據(jù)輸入口,可給內(nèi)部寄存器裝入40 位控制數(shù)據(jù)。
PGND:6 倍參考時(shí)鐘倍乘器地。
PVCC:6 倍參考時(shí)鐘倍乘器電源。
W-CLK:字裝入信號(hào),上升沿有效。
FQ-UD:頻率更新控制信號(hào),時(shí)鐘上
升沿確認(rèn)輸入數(shù)據(jù)有效。
FREFCLOCK:外部參考時(shí)鐘輸入。
CMOS/TTL 脈沖序列可直接或間接地
加到6 倍參考時(shí)鐘倍乘器上。在直
接方式中,輸入頻率即是系統(tǒng)時(shí)鐘;
在6 倍參考時(shí)鐘倍乘器方式,系統(tǒng)
時(shí)鐘為倍乘器輸出。
AGND:模擬地。
AVDD:模擬電源(+5V)。
DGND:數(shù)字地。 圖5
DVDD:數(shù)字電源(+5V)。
RSET、DAC:外部復(fù)位連接端。
VOUTN:內(nèi)部比較器負(fù)向輸出端。
VOUTP:內(nèi)部比較器正向輸出端。
VINN:內(nèi)部比較器的負(fù)向輸入端。
VINP:內(nèi)部比較器的正向輸入端。
DACBP:DAC 旁路連接端。
IOUTB:“互補(bǔ)”DAC 輸出。
IOUT:內(nèi)部DAC 輸出端。
RESET:復(fù)位端。低電平清除DDS 累加器和相位延遲器為0Hz 和0 相
位,同時(shí)置數(shù)據(jù)輸入為串行模式以及禁止6 倍參考時(shí)鐘倍乘器工作。

AD9851 在信號(hào)源中的應(yīng)用

為了能夠完成調(diào)頻、調(diào)幅、調(diào)相的各種功能,要向AD9851 輸入
頻率/相位控制字,這是通過(guò)AD9851 和微處理器相連接來(lái)實(shí)現(xiàn)。可以
和AD9851 的數(shù)據(jù)線直接相連接的單片機(jī)類型很多,本文中選用的是Atmel公司生產(chǎn)的單片機(jī)AT89S51,如圖6所示,為AT89S51和AD9851
的硬件串行接口框圖。當(dāng)然也可以選用AT89S52、MCS51、AD9851、
AD9850 等。AD9851 在本系統(tǒng)的應(yīng)用電路
由于AD9851 是貼片式的體積非常小,引腳排列比較密,焊接時(shí)
必須小心,還要防靜電,焊接不好就很容易把芯片給燒壞。還有在使
用中數(shù)據(jù)線、電源等接反或接錯(cuò)都很容易損壞芯片。所以在AD9851
外圍采用了電源、輸入、輸出、數(shù)據(jù)線的保護(hù)電路。為了不受外界干
擾,添加了不少的濾波電路,顯得整個(gè)電路完美。

比較器相關(guān)文章:比較器工作原理




關(guān)鍵詞: ad9851 原理圖 引腳功能

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉