新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > Cadence FSP:FPGA-PCB系統(tǒng)化協(xié)同設(shè)計(jì)工具介紹

Cadence FSP:FPGA-PCB系統(tǒng)化協(xié)同設(shè)計(jì)工具介紹

作者: 時(shí)間:2013-10-09 來源:網(wǎng)絡(luò) 收藏

FPGA System Planner(FSP)是一款完整性高的FPGA-PCB系統(tǒng)化協(xié)同。此次主要為大家介紹FPGA System Planner的基本情況,詳見原文。

  在較新的FPGA設(shè)計(jì)中幾乎有超過千個(gè)可編程的I/O引腳,若再包含多個(gè)FPGA時(shí),工程師就會(huì)遇到初期規(guī)劃I/O引腳,并配合后期layout placement時(shí)該如何最佳化的瓶頸及困難。OrCAD and Allegro FPGA System Planner便可滿足較復(fù)雜的設(shè)計(jì)及在設(shè)計(jì)初級(jí)產(chǎn)生最佳的I/O引腳規(guī)劃,并可透過FSP做系統(tǒng)化的設(shè)計(jì)規(guī)劃,同時(shí)整合logic、schematic、PCB同步規(guī)劃單個(gè)或多個(gè)FPGA pin的最佳化及l(fā)ayout placement,借由整合式的界面以減少重復(fù)在design及PCB Layout的測試及修正的過程及溝通時(shí)間,甚至透過最佳化的pin mapping、placement后可節(jié)省更多的走線空間或疊構(gòu),F(xiàn)SP不僅能加快產(chǎn)品上市時(shí)間,還能夠節(jié)省設(shè)計(jì)成本。

  完整性高的FPGA-PCB系統(tǒng)化協(xié)同設(shè)計(jì)工具
圖1 完整性高的FPGA-PCB系統(tǒng)化協(xié)同

  Specifying Design Intent

  在FSP整合工具內(nèi)可直接由零件庫選取要擺放的零件,而這些零件可直接使用PCB內(nèi)的包裝,預(yù)先讓我們同步規(guī)劃FPGA設(shè)計(jì)及在PCB的placement。

 在FSP整合工具內(nèi)可直接由零件庫選取要擺放的零件 

  在設(shè)計(jì)方面,客戶可直接定義FPGA及其他零件的連線關(guān)系,節(jié)省在其他工具設(shè)計(jì)再轉(zhuǎn)入Schematic、PCB的時(shí)間,以目前常應(yīng)用的DDR2、DDR3、PCI Express設(shè)計(jì),皆可透過FSP產(chǎn)生FPGA和memory DIMM或多個(gè)FPGA間的連線關(guān)系。

  客戶可直接定義FPGA及其他零件的連線關(guān)系

  FPGA Device Rules

  FSP的library內(nèi)包含F(xiàn)PGA models,明定了FPGA vendor 提供的pin腳位的位置及電氣特性。

 Cadence FSP:FPGA-PCB系統(tǒng)化協(xié)同設(shè)計(jì)工具介紹 

而這些FPGA models可確保設(shè)計(jì)時(shí)會(huì)依照FPGA vendor所定義的I/O bank來使用,有了這些定義可以更方便地在此系統(tǒng)中將群組和群組或功能相同的pin做最優(yōu)化。

  Tight Integration With Design Creation

  FSP可自動(dòng)產(chǎn)生相對(duì)應(yīng)的DE-CIS、DE-HDL線路圖及零件,客戶也可自訂或一句FPGA的bank自動(dòng)切割symbol的大小。

 FSP可自動(dòng)產(chǎn)生相對(duì)應(yīng)的DE-CIS、DE-HDL線路圖及零件



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉