新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 時鐘抖動時域分析(中)

時鐘抖動時域分析(中)

作者: 時間:2013-09-10 來源:網(wǎng)絡(luò) 收藏
ING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; orphans: 2; widows: 2; webkit-text-size-adjust: auto; webkit-text-stroke-width: 0px">

  

低通濾波器前面添加RF放大器來降低轉(zhuǎn)換速率

  圖17 低通濾波器前面添加RF放大器來降低轉(zhuǎn)換速率

  

不同低通濾波器限制相位噪聲

  圖18 不同低通濾波器限制相位噪聲

  

時鐘抖動時域分析(中)

  圖19 外推 (extrapolate) 123-MHz偏移頻率的未濾波相位噪聲

  實際SNR測量結(jié)果比表6所列要好不少。對比實際測量結(jié)果,計算得和SNR之間存在巨大的差異。這表明,LVCMOS輸出的相位噪聲實際較好地限定在由變壓器決定的900-MHz偏移頻率界限以內(nèi)。

  

1.27-ps時鐘抖動的SNR結(jié)果

  表6 1.27-ps的SNR結(jié)果

  為了證明未濾波時鐘信號的相位噪聲需要積分至約兩倍采樣頻率,我們實施了如下試驗:在CDCE72010輸出和ADS54RF63時鐘輸入之間添加不同的低通濾波器。

  需要注意的是,與先前試驗中的帶通濾波器一樣,3X時鐘頻率以下帶寬的低通濾波器降低了時鐘信號的轉(zhuǎn)換速率。低通濾波器消除了會產(chǎn)生更快速時鐘信號升時間和轉(zhuǎn)換速率的高階諧波,從而增加了ADC的孔徑抖動。正因如此,我們將前面試驗的相同低噪聲RF放大器添加到時鐘通路,并且利用可變衰減器讓轉(zhuǎn)換速率匹配信號生成器(參見圖17)。

  將不同轉(zhuǎn)角頻率的低通濾波器用于ADS54RF63的采樣時鐘(如圖18所示),得到了一些如表7所列有趣值。該試驗結(jié)果表明,LVCMOS輸出對的相位噪聲影響被限制在約200到250 MHz,其相當(dāng)于122.88-MHz時鐘信號的80-MHz到130-MHz偏移頻率,并約為2x采樣頻率。因此,將寬帶相位噪聲擴(kuò)至123-MHz偏移頻率,會產(chǎn)生~445 fs的時鐘抖動,如圖19所示。理想情況下,積分下限應(yīng)該位于500 Hz處(原因是選擇的131000點FFT);但是,500-Hz到1 kMz偏移頻率的抖動貢獻(xiàn)值極其低,因此為了簡單起見其在本測量中被忽略。

  



關(guān)鍵詞: 時鐘抖動 時域分析

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉