新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 集成電路和信號完整性的設(shè)計(jì)

集成電路和信號完整性的設(shè)計(jì)

作者: 時(shí)間:2012-10-22 來源:網(wǎng)絡(luò) 收藏
T: 14px/25px 宋體, arial; TEXT-TRANSFORM: none; COLOR: rgb(0,0,0); TEXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">第二個(gè)重要的電容值是[Model]關(guān)鍵字下面的C_comp值。正如您在IBIS模型中找到正確的模型一樣,您也會(huì)找到一份C_comp值的列表。3顯示了DIO_33模型中C_comp的一個(gè)例子(《參考文獻(xiàn)2》)。

圖3ads129x.ibs中,其為Model DIO_33及其相關(guān)C_comp值的列表。

3的聲明中,“|”符號表示一段注釋。該聲明中的有效C_comp(《參考文獻(xiàn)3》)列表為:

| typ min max

| (nom PVT) (Fast PVT) (slow PVT)

C_comp 3.0727220e-12 2.3187130e-12 3.8529520e-12

通過該列表,PCB 設(shè)計(jì)人員可以在三個(gè)值之中做出選擇。在PCB傳輸線路設(shè)計(jì)階段,3.072722 Pf 的典型值是正確的選擇。

IBIS 模型為PCB設(shè)計(jì)人員提供了一些線索,讓他們可以在轉(zhuǎn)到樣機(jī)設(shè)計(jì)以前進(jìn)行板模擬。如果您知道了查找的方法,IBIS 模型就可以為您提供所有引腳的特性阻抗和電容。評估工作的下一步是確定每個(gè)緩沖器的輸入/輸出電阻,我們將在下次為您介紹。


上一頁 1 2 下一頁

關(guān)鍵詞: 集成電路 信號完整性

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉