新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 如何同步多個AD9779 DAC

如何同步多個AD9779 DAC

作者: 時間:2012-10-22 來源:網絡 收藏
ne; COLOR: rgb(0,0,0); TEXT-INDENT: 0px; PADDING-TOP: 0px; WHITE-SPACE: normal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px" align=left>  如果多個在某一時間窗口內接收到SYNC_I脈沖,并且它們全都具有相同的CLK偏移值,則其DATACLK信號同步。因此,多個器件的數據鎖存同時發(fā)生。
  在初始同步期間,2×、4×和8×計數器位可能不連續(xù)。這就是說,在初始應用SYNC_I上升沿時,計數器可能處于這樣一種狀態(tài),使得同步可能導致其改變多個值。然而,在初始同步完成后,只要SYNC_I的速度保持DATACLK/2或更慢,那么同步脈沖只會在2×、4×和8×位復位到0時出現。(這似乎是多余的,但在實現同步后,SYNC_I脈沖實際上不必應用。)初始脈沖后的周期性SYNC_I脈沖主要用于器件失去同步這一罕有場合。電源毛刺或不良時鐘脈沖觸發(fā)系統中的某些但不是全部器件時,可能發(fā)生器件失去同步的情況。
  時序規(guī)格。
  第一個需要注意的時序規(guī)格是SYNC_I與REFCLK之間的關系,如圖7所示。從AD9779數據手冊可知,所需的時序規(guī)格為:tS = -0.2 ns,tH = 1.0 ns.
  
如何同步多個AD9779 DAC
  圖7. REFCLK與SYNC_I的時序關系
  如果CLK OFFSET值被設置為非0值,則圖7所示的DACCLK信號會左移一個DACCLK周期。同樣,如果SYNC_I_DELAY被設置為非0值,則SYNC_I_DELAY每遞增一次,圖7中的SYNC_I信號就會左移AD9779數據手冊給定的SYNC_I_DELAY增量。
  第二個重要時序規(guī)格是DATACLK輸出與數字輸入數據之間的時序關系,該時序信息如圖8所示。當DATACLK_DELAY_ENABLE復位時,這些值有效。如果DATACLK_DELAY_ENABLE置1,則DATACLK發(fā)生延遲(移至圖8右側),而數字輸入數據的采樣點保持靜止。因此,tS和tH的阻擋窗口相對于DATACLK左移。DATACLK_DELAY_ENABLE置1時,每遞增一次的平均延遲和DATACLK_DELAY的增量值參見AD9779數據手冊。
  
如何同步多個AD9779 DAC
  圖8. 建立保持、DATACLK到輸入數據
  建立保持數據與REFCLK的關系參見AD9779數據手冊,某些應用中該數據也是必要的。
分頻器相關文章:分頻器原理

上一頁 1 2 3 4 下一頁

關鍵詞: AD9779 DAC

評論


相關推薦

技術專區(qū)

關閉