新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一

DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一

作者: 時(shí)間:2012-10-03 來源:網(wǎng)絡(luò) 收藏
構(gòu)

  性能特點(diǎn)

  建立時(shí)間: 圖4和圖5比較了乘法在電壓模式下的建立時(shí)間以及AD5541A的建立時(shí)間。當(dāng)輸出上的容性負(fù)載最小時(shí),AD5541A的建立時(shí)間約為1?s.

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一

  圖4. 乘法的建立時(shí)間

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一

  圖5. AD5541A的建立時(shí)間

  噪聲頻譜密度: 表1比較了AD5541A和乘法的噪聲頻譜密度。AD5541A在10kHz下的性能略占優(yōu)勢(shì),在1 kHz下優(yōu)勢(shì)非常明顯。

  表1. AD5541A與乘法DAC的噪聲頻譜密度

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一
積分非線性: 積分非線性(INL)衡量DAC的理想輸出與排除增益和失調(diào)誤差之后的實(shí)際輸出之間的最大偏差。與R-2R網(wǎng)絡(luò)串聯(lián)的開關(guān)可能會(huì)影響INL.乘法DAC一般采用NMOS開關(guān)。當(dāng)用于電壓開關(guān)模式時(shí),NMOS開關(guān)的源極連接至基準(zhǔn)電壓,漏極連接至梯形電阻,柵極由內(nèi)部邏輯驅(qū)動(dòng)(圖6)。

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一

  圖6. 乘法DAC開關(guān)



關(guān)鍵詞: DAC 緩沖器 系統(tǒng)性能

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉