新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一

DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一

作者: 時(shí)間:2012-10-03 來源:網(wǎng)絡(luò) 收藏
ormal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">  要使電流在NMOS器件中流動(dòng), VGS必須大于閾值電壓, VT.在電壓開關(guān)模式下, VGS = VLOGIC – VIN必須大于VT = 0.7 V.

  乘法的R-2R梯形電阻設(shè)計(jì)用于將電流平均分配至各個(gè)引腳。這就要求總接地電阻(從各引腳頂部看)完全相同。這可以通過調(diào)節(jié)開關(guān)來實(shí)現(xiàn),其中,各個(gè)開關(guān)的大小與其導(dǎo)通電阻成比例。如果一個(gè)引腳的電阻發(fā)生變化,則流過該引腳的電流將發(fā)生變化,結(jié)果導(dǎo)致線性度誤差。VIN不能大到會(huì)使開關(guān)關(guān)閉的程度,但必須足以使開關(guān)電阻保持低位,因?yàn)閂IN的變化會(huì)影響VGS 從而導(dǎo)致導(dǎo)通電阻發(fā)生非線性變化,如下所示:

  導(dǎo)通電阻的這種變化會(huì)使電流失衡,并使線性度下降。因此,乘法上的電源電壓不能減少太多。相反,基準(zhǔn)電壓超過AGND的值不得高于1V,以維持線性度。對(duì)于5V電源,當(dāng)從1.25V基準(zhǔn)電壓變化至2.5V基準(zhǔn)電壓時(shí),線性度將開始下降,如圖7和圖8所示。當(dāng)電源電壓降至3V時(shí),線性度將完全崩潰,如圖9所示。

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一

  圖7. INL of IOUT 乘法在反相模式下的INL,( VDD = 5 V, VREF = 1.25 V)

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一

  圖8. INL of IOUT乘法DAC在反相模式下的INL(VDD = 5 V, VREF = 2.5 V)

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一

  圖9. 乘法DAC在反相模式下的INL( VDD = 3 V, VREF = 2.5 V)

  為了減少這種影響,AD5541A采用互補(bǔ)NMOS/PMOS開關(guān),如圖10所示?,F(xiàn)在,開關(guān)的總導(dǎo)通電阻來自NMOS和PMOS開關(guān)的共同貢獻(xiàn)。如前所示,NMOS開關(guān)的柵極電壓由內(nèi)部邏輯控制。內(nèi)部產(chǎn)生的電壓,VGN,設(shè)置理想柵極電壓,以使NMOS的導(dǎo)通電阻與PMOS的相平衡。開關(guān)的大小通過代碼調(diào)節(jié),以使導(dǎo)通電阻隨代碼調(diào)節(jié)。因此,電流將上下調(diào)節(jié),精度將得以維持。由于基準(zhǔn)輸入的阻抗隨代碼變化,因此,應(yīng)通過低阻抗源驅(qū)動(dòng)。

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡(jiǎn)化設(shè)計(jì)一



關(guān)鍵詞: DAC 緩沖器 系統(tǒng)性能

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉