新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 可變速度和分辨率ADC LTC2440

可變速度和分辨率ADC LTC2440

作者: 時(shí)間:2012-06-12 來(lái)源:網(wǎng)絡(luò) 收藏

LTC?2440 是一款具有 5ppm INL 和 5μV 偏移的高速 24 位無(wú)延遲增量累加 (No Latency ΔΣTM) 。它采用專有的增量累加型架構(gòu),實(shí)現(xiàn)了無(wú)延遲的。10 種速度/組合 (6.9Hz/200nVRMS 至 3.5kHz/25μVRMS) 通過(guò)一個(gè)簡(jiǎn)單的串行接口來(lái)設(shè)置?;蛘?,也可以通過(guò)把單個(gè)引腳連接至高電平或低電平來(lái)輕松地選擇一種快速 (880Hz/2μVRMS) 或超低噪聲 (6.9Hz,200nVRMS,50/60Hz 抑制) 速度/組合。準(zhǔn)確度 (偏移、全標(biāo)度、線性度、漂移) 和功耗與所選的速度無(wú)關(guān)。由于沒(méi)有延遲,因此可以在轉(zhuǎn)換操作之間改變速度/分辨率,而不會(huì)導(dǎo)致性能下降。

  在每個(gè)轉(zhuǎn)換周期之后, 將自動(dòng)進(jìn)入一種低功率睡眠狀態(tài)。通過(guò)延長(zhǎng)該睡眠狀態(tài)的持續(xù)時(shí)間可以降低功耗。例如,當(dāng)以 3.5kHz 轉(zhuǎn)換速度運(yùn)行、但以 100Hz 速率讀取數(shù)據(jù)時(shí),平均吸收電流為 240μA (1.1W);而當(dāng)以 7Hz 輸出速率讀取數(shù)據(jù)時(shí),吸收電流僅為 25μA (125μW)。 通過(guò)一個(gè)與 LTC2410 兼容的靈活三線式或四線式數(shù)字接口進(jìn)行通信,并采用窄體 16 引線 SSOP 封裝。

  特點(diǎn)

  高達(dá) 3.5kHz 的輸出頻率

  可選的速度/分辨率

  2μVRMS 噪聲 (在 880Hz 輸出頻率條件下)

  200nVRMS 噪聲 (在 6.9Hz 輸出頻率條件下,采用同時(shí) 50/60Hz 抑制)

  0.0005% INL,無(wú)漏失碼

  自動(dòng)睡眠模式可實(shí)現(xiàn)電流消耗為 20μA 的運(yùn)作 (在 6.9Hz)

  5μV 偏移 (4.5V VCC 5.5V,-40℃ 至 85℃)

  具 GND 至 VCC 共模范圍的差分輸入和差分基準(zhǔn)

  無(wú)延遲,每次轉(zhuǎn)換操作都是準(zhǔn)確的 (即使在輸入階躍之后也是如此)

  內(nèi)部振蕩器 —— 無(wú)外部元件

  引腳與 LTC2410 兼容

  采用窄體 16 引線 SSOP 封裝的 24 位

  Typical Application

  


  

  封裝

  SSOP-16

  



關(guān)鍵詞: 可變速度 分辨率 ADC LTC2440

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉