新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > MAX19542 模擬數(shù)字轉(zhuǎn)換器(ADC)

MAX19542 模擬數(shù)字轉(zhuǎn)換器(ADC)

作者: 時間:2012-05-24 來源:網(wǎng)絡(luò) 收藏

是單片、12位、170Msps的-(),經(jīng)過了優(yōu)化,在300MHz以及以上的高IF頻率上具有出色的動態(tài)性能。該器件轉(zhuǎn)換速率可達(dá)170Msps,而功耗僅為907mW。

  采樣速率170Msps,輸入頻率240MHz時, 具有76.4dBc的無雜散動態(tài)范圍(SFDR)。器件在10MHz的頻率上具有出色的65dB信噪比(SNR),在高達(dá)250MHz的輸入頻率范圍內(nèi)保持平坦(3dB以內(nèi))。此特性使非常適合蜂窩基站收發(fā)系統(tǒng)中功放預(yù)失真等寬帶應(yīng)用。

  當(dāng)數(shù)據(jù)以相同的采樣速率輸出到單路并口時,MAX19542工作于并行模式;當(dāng)數(shù)據(jù)以采樣率的一半輸出到兩個獨(dú)立的并口時,MAX18542工作于解復(fù)用并行模式。參見完整數(shù)據(jù)資料中的Mode of Operation部分。

  MAX19542采用1.8V單電源供電。輸入為差分方式,采用AC或DC耦合。還具有可選的片內(nèi)2分頻時鐘電路,允許采用高達(dá)340MHz的時鐘。這樣有利于降低輸入時鐘的相位噪聲,實(shí)現(xiàn)更高的動態(tài)性能。建議采用差分LVPECL采樣時鐘以獲得最佳性能。數(shù)字輸出兼容CMOS,數(shù)據(jù)格式可選擇二元補(bǔ)碼或偏移二進(jìn)制。

  同時提供MAX19542的引腳兼容的、12位、125Msps版本。更多信息,請參考MAX19541數(shù)據(jù)資料。

  MAX19542采用帶裸焊盤(EP)的68引腳QFN封裝,工作于擴(kuò)展級溫度范圍(-40°C至+85°C)。

  關(guān)鍵特性

  170Msps轉(zhuǎn)換速率

  采樣速率為170Msps,fIN = 100MHz時, SNR = 64.3dB

  采樣速率為170Msps,fIN = 100MHz時, SFDR = 73dBc

  ±0.7 LSB的INL,±0.25的DNL (典型值)

  采樣速率為170Msps時,功耗為907mW

  片內(nèi)可選的2分頻時鐘輸入

  并行或解復(fù)用并行數(shù)字CMOS輸出

  復(fù)位選項(xiàng),用于同步多片

  數(shù)據(jù)時鐘輸出

  偏移二進(jìn)制或二元補(bǔ)碼輸出

  提供評估板(MAX19542EVKIT)

MAX19542 模擬數(shù)字轉(zhuǎn)換器(ADC)



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉