新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 常用EDA設(shè)計(jì)與仿真軟件介紹

常用EDA設(shè)計(jì)與仿真軟件介紹

作者: 時(shí)間:2012-03-26 來(lái)源:網(wǎng)絡(luò) 收藏
合信號(hào)仿真、多層印刷電路板設(shè)計(jì)(包含印刷電路板自動(dòng)布局布線),可編程邏輯器件設(shè)計(jì)、圖表生成、電路表格生成、支持宏操作等功能,并具有Client/Server(客戶/服務(wù)器體系結(jié)構(gòu),同時(shí)還兼容一些其它設(shè)計(jì)軟件的文件格式,如ORCAD、PSPICE、EXCEL等。使用多層印制線路板的自動(dòng)布線,可實(shí)現(xiàn)高密度PCB的100%布通率。Protel軟件功能強(qiáng)大、界面友好、使用方便,但它最具代表性的是電路設(shè)計(jì)和PCB設(shè)計(jì)。

3、IC設(shè)計(jì)軟件

  IC設(shè)計(jì)工具很多,其中按市場(chǎng)所占份額排行為Cadence、Mentor Graphics和Synopsys。這三家都是ASIC設(shè)計(jì)領(lǐng)域相當(dāng)有名的軟件供應(yīng)商。其它公司的軟件相對(duì)來(lái)說(shuō)使用者較少。中國(guó)華大公司也提供ASIC設(shè)計(jì)軟件(熊貓2000);另外近來(lái)出名的Avanti公司,是原來(lái)在Cadence的幾個(gè)華人工程師創(chuàng)立的,他們的設(shè)計(jì)工具可以全面和Cadence公司的工具相抗衡,非常適用于深亞微米的IC設(shè)計(jì)。下出按用途對(duì)IC設(shè)計(jì)軟件作一些介紹。

  (1)設(shè)計(jì)輸入工具

  這是任何一種EDA軟件必須具備的基本功能。像Cadence的Composer,Viewlogic的Viewdraw,硬件描述語(yǔ)言VHDL、Verilog HDL是主要設(shè)計(jì)語(yǔ)言,許多設(shè)計(jì)輸 入工具都支持HDL。另外像Active—HDL和其它的設(shè)計(jì)輸入方法,包括原理和狀態(tài)機(jī)輸入方法,設(shè)計(jì)FPGA/CPLD的工具大都可作為IC設(shè)計(jì)的輸入手段,如Xilinx、Altera等公司提供的開(kāi)發(fā)工具,Modelsim FPGA等。

  (2)設(shè)計(jì)仿真工作

  我們使用EDA工具的一個(gè)最大好處是可以驗(yàn)證設(shè)計(jì)是否正確,幾乎每個(gè)公司的EDA 產(chǎn)品都有仿真工具。Verilog—XL、NC—Verilog用于Verilog仿真,Leapfrog用于VHDL仿真,Analog Artist用于模擬電路仿真。Viewlogic的仿真器有:Viewsim門(mén)級(jí)電路仿真器,SpeedwaveVHDL仿真器,VCS—Verilog仿真器。Mentor Graphics有其子公司Model Tech 出品的VHDL和Verilog雙仿真器:Model Sim。Cadence、Synopsys用的是VSS(VHDL仿真器)。現(xiàn)在的趨勢(shì)是各大EDA公司都逐漸用HDL仿真器作為電路驗(yàn)證的工具。

  (3)綜合工具

  綜合工具可以把HDL變成門(mén)級(jí)網(wǎng)表。這方面Synopsys工具占有較大的優(yōu)勢(shì),它的Design Compile是作綜合的工業(yè)標(biāo)準(zhǔn),它還有另外一個(gè)產(chǎn)品叫Behavior Compiler,可以提供更高級(jí)的綜合。另外最近美國(guó)又出了一家軟件叫Ambit,說(shuō)是比Synopsys的軟件更有效,可以綜合50萬(wàn)門(mén)的電路,速度更快。今年初Ambit被Cadence公司收購(gòu),為此Cadence放棄了它原來(lái)的綜合軟件Synergy。隨著FPGA設(shè)計(jì)的規(guī)模越來(lái)越大,各EDA公司又開(kāi)發(fā)了用于FPGA設(shè)計(jì)的綜合軟件,比較有名的有:Synopsys的FPGA Express,Cadence的Synplity,Mentor的Leonardo,這三家的FPGA綜合軟件占了市場(chǎng)的絕大部分。

  (4)布局和布線

  在IC設(shè)計(jì)的布局布線工具中,Cadence軟件是比較強(qiáng)的,它有很多產(chǎn)品,用于標(biāo)準(zhǔn)單元、門(mén)陣列已可實(shí)現(xiàn)交互布線。最有名的是Cadence Spectra,它原來(lái)是用于PCB布線的,后來(lái)Cadence把它用來(lái)作IC的布線。其主要工具有:Cell3,Silicon Ensemble—標(biāo)準(zhǔn)單元布線器;Gate Ensemble—門(mén)陣列布線器;Design Planner—布局工具。其它各EDA軟件開(kāi)發(fā)公司也提供各自的布局布線工具。

  (5)物理驗(yàn)證工具

  物理驗(yàn)證工具包括版圖設(shè)計(jì)工具、版圖驗(yàn)證工具、版圖提取工具等等。這方面Cadence也是很強(qiáng)的,其Dracula、Virtuso、Vampire等物理工具有很多的使用者。

  (6)模擬電路仿真器

  前面講的仿真器主要是針對(duì)數(shù)字電路的,對(duì)于模擬電路的仿真工具,普遍使用SPICE,這是唯一的選擇。只不過(guò)是

c++相關(guān)文章:c++教程




關(guān)鍵詞: EDA設(shè)計(jì) 仿真軟件

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉