新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 基于門控時鐘的低功耗電路設計方案

基于門控時鐘的低功耗電路設計方案

作者: 時間:2012-02-16 來源:網(wǎng)絡 收藏
,得到如圖5所示的分析結果。

  

布局布線完成后的功耗分析結果

  由圖5可知, 采用技術后的設計總體功耗下降了22. 6 %。其中, 開關功耗下降了63. 2 % ,內部功耗下降了21. 9 %,體現(xiàn)了引入技術的優(yōu)勢,因為主要用于降低動態(tài)功耗,泄露功耗略有下降??偣挠稍瓉淼? mW降低至778 uW,功耗降低效果非常明顯。除此之外,芯片核的面積也略有減小。

  3 結語

  越來越多低功耗設計方法的出現(xiàn)為低功耗設計提供了無限的空間。門控時鐘技術作為當前比較成熟的一種低功耗方法,已經(jīng)得到普遍應用。本設計全面講述了門控時鐘的后端實現(xiàn)方法,并提出了一種門控控制項的設置方法,解決了由其引起的時鐘偏移問題,對VLSI深亞微米物理層的實現(xiàn)有一定的實用價值。


上一頁 1 2 3 下一頁

關鍵詞: 門控時鐘 低功耗電路

評論


相關推薦

技術專區(qū)

關閉