新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 基于DDS+PLL在電臺(tái)設(shè)計(jì)中的應(yīng)用

基于DDS+PLL在電臺(tái)設(shè)計(jì)中的應(yīng)用

作者: 時(shí)間:2012-02-16 來源:網(wǎng)絡(luò) 收藏

(鎖相環(huán))頻率合成通過鎖相環(huán)完成頻率的加、減、乘、除運(yùn)算。該方法結(jié)構(gòu)簡(jiǎn)單、便于集成,且輸出頻率高、頻譜純度高,目前使用比較廣泛,但存在高分辨率和快轉(zhuǎn)換速度之間的矛盾,一般只能用于大步進(jìn)頻率合成技術(shù)中。(直接數(shù)字合成)是近年來迅速發(fā)展起來的一種新的頻率合成方法。這種方法簡(jiǎn)單可靠、控制方便,且具有很高的頻率分辨率和轉(zhuǎn)換速度,缺點(diǎn)是輸出頻率不能太高。如果把兩者結(jié)合起來,用的輸出作為的參考信號(hào),就能滿足現(xiàn)代電臺(tái)對(duì)頻率合成器的設(shè)計(jì)要求。本文將介紹的工作原理,并結(jié)合一電臺(tái)(工作頻率2 MHz~500 MHz)的設(shè)計(jì),給出DDS做參考的PLL頻率合成器的設(shè)計(jì)方案。

  1 DDS的結(jié)構(gòu)及工作原理

  DDS的基本結(jié)構(gòu)由參考時(shí)鐘、相位累加器、ROM、DAC(數(shù)模轉(zhuǎn)換器)和LPF(低通濾波器)組成,見圖1。

  

DDS的基本結(jié)構(gòu)

  DDS的工作原理是:在參考時(shí)鐘fr的控制下,頻率控制字K由累加器得到相應(yīng)的相位數(shù)據(jù),把此數(shù)據(jù)作為取樣地址,來尋址正弦ROM表進(jìn)行相位-幅度變換,輸出不同的幅度編碼;再經(jīng)DAC得到相應(yīng)的階梯波;最后經(jīng)LPF對(duì)階梯波進(jìn)行平滑處理,即可得到由頻率控制字決定的連續(xù)變化的輸出正弦波。見圖2。

  

DDS的信號(hào)波形

  DDS的輸出頻率fo、參考時(shí)鐘頻率fr、相位累加器長(zhǎng)度N以及頻率控制字K之間的關(guān)系為:

  

公式

  DDS的頻率分頻率為:

  

公式

  由于DDS的最大輸出頻率受奈斯特取樣定理限制,所以fmax=f/2。

2 PLL的結(jié)構(gòu)及工作原理

  設(shè)計(jì)中通常采用數(shù)字鎖相頻率合成法,其基本結(jié)構(gòu)由參考時(shí)鐘fr、VCO(壓控振蕩器)、程序分頻器(÷N)、PD(鑒相器)、LPF等組成。見圖3。

  

PLL的結(jié)構(gòu)

  當(dāng)PLL達(dá)到穩(wěn)定狀態(tài)后,若輸入信號(hào)為一固定頻率的正弦波,則VCO的輸出信號(hào)頻率經(jīng)程序分頻器分頻后與輸入信號(hào)頻率相等,它們之間的相位差為一常值。這種狀態(tài)為環(huán)路的鎖定狀態(tài)。此時(shí)有:

  3 基于DDS的頻率合成器的設(shè)計(jì)

  3.1 電臺(tái)整機(jī)方案

  該電臺(tái)工作頻率范圍為2 MHz~500 MHz,具有調(diào)頻、調(diào)幅(包括單邊帶)、調(diào)相(QPSK)等功能,還可工作于跳擴(kuò)頻方式。在短波頻段(2 MHz~30 MHz)要求調(diào)諧間隔為10 Hz,其余頻段為100 Hz。設(shè)計(jì)中采用二次變頻方案,第一中頻取160MHz,第二中頻取10.7 MHz。當(dāng)然,對(duì)于160 MHz附近頻段,只采用一次變頻至10.7 MHz。第二中頻以下采用數(shù)字化處理。簡(jiǎn)化原理框圖如圖4所示。

  

電容式觸摸屏相關(guān)文章:電容式觸摸屏原理

上一頁 1 2 下一頁

關(guān)鍵詞: DDS PLL 電臺(tái)設(shè)計(jì)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉