新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于CPLD的IRIG-B碼對時方式在繼電保護(hù)裝置中的應(yīng)

基于CPLD的IRIG-B碼對時方式在繼電保護(hù)裝置中的應(yīng)

作者: 時間:2011-08-31 來源:網(wǎng)絡(luò) 收藏

時間的精確和統(tǒng)一是變電站自動化系統(tǒng)的最基本要求。只有電力系統(tǒng)中的各種自動化設(shè)備(如故障錄波器、繼電保護(hù)裝置、RTU微機(jī)監(jiān)控系統(tǒng)等)采用統(tǒng)一的時間基準(zhǔn),在發(fā)生事故時,才能根據(jù)故障錄波數(shù)據(jù),以及各開關(guān)、斷路器動作的先后順序和準(zhǔn)確時間,對事故的原因、過程進(jìn)行準(zhǔn)確分析。統(tǒng)一精確的時間是保證電力系統(tǒng)安全運(yùn)行,提高運(yùn)行水平的一個重要措施。全球定位系統(tǒng)(GPS)的出現(xiàn)為實(shí)現(xiàn)這些需求提供了可能。

  基于GPS的有3種:1)脈沖;2)串行口;3)IRIG-B時間編碼對時方式。脈沖對時和串行口對時各有優(yōu)缺點(diǎn),前者精度高但是無法直接提供時間信息,而后者對時精度比較低。對時方式兼顧了兩者的優(yōu)點(diǎn),是一種精度很高并且又含有絕對的精確時間信息的對時方式,采用IRIC-B碼對時,就不再需要現(xiàn)場總線的通信報文對時,也不再需要GPS輸出大量脈沖節(jié)點(diǎn)信號。國家電網(wǎng)公司發(fā)布的技術(shù)規(guī)范中明確要求新投運(yùn)的需要授時的變電站自動化系統(tǒng)間隔層設(shè)備,原則上應(yīng)采用(DC)方式實(shí)現(xiàn)對時。

  1 繼電保護(hù)裝置對時方案

  一個變電站內(nèi)配置一套時間同步系統(tǒng),該時間同步系統(tǒng)可由一面或多面時鐘裝置屏組成。時問同步系統(tǒng)的結(jié)構(gòu)可采用主從式或主備式結(jié)構(gòu)。時間同步系統(tǒng)與被授時的繼電保護(hù)裝置之間采用EIA RS-422/485接口標(biāo)準(zhǔn)來傳輸IRIG-B(DC)碼信號。不同廠家的保護(hù)裝置僅需具有EIA RS422/485接口的解碼器,即可接入變電站統(tǒng)一對時網(wǎng)絡(luò)。保護(hù)裝置內(nèi)嵌IRIG-B碼解碼模塊,采用圖1中的對時模式,即由IRIG-B碼解碼模塊檢測出時間信息和對時脈沖,通過串口將時間信息直接下發(fā)到各個功能插件。各功能插件都直接從對時模塊引入對時脈沖。

  

基于CPLD的IRIG-B碼對時方式在繼電保護(hù)裝置中的應(yīng)

  2 IRIG-B碼解碼模塊的硬件設(shè)計

  早期的B碼解碼設(shè)備多采用TTL集成電路與單片機(jī)相結(jié)合的方法來實(shí)現(xiàn),利用門電路和觸發(fā)器從編碼信號中提取出秒同步信號,而用單片機(jī)實(shí)現(xiàn)時間信息的解碼。目前該方法仍在使用,但該方法存在器件較多,結(jié)構(gòu)復(fù)雜,可靠性差、同步精度不高、通用性差、不利于功能擴(kuò)展等問題。

  為了解決上述問題,在本設(shè)計中,采用CPLD芯片來實(shí)現(xiàn)IRIG-B碼的解碼,采用的是Altera公司的EPM3256。開發(fā)仿真軟件采用的是MAX+PLUSⅡ,它可以進(jìn)行原理圖編輯和VHDL語言編輯,并支持這些編輯方式的混合設(shè)計。在本設(shè)計中利用VHDL語言進(jìn)行底層模塊的設(shè)計,用原理圖進(jìn)行上層模塊的設(shè)計。該軟件具有門級仿真功能,可以進(jìn)行功能和時序仿真,并且支持目標(biāo)程序在線下載。

  外部接入的IRIG-B編碼信號是用RS485電平傳輸?shù)牟罘中盘?,需變換為TTL信號,轉(zhuǎn)換芯片為AD公司的ADM2483,該芯片是帶隔離的增強(qiáng)型RS485收發(fā)器,有失效保護(hù)、短路電流限制、熱關(guān)斷和恢復(fù)等功能。外接的5 MHz信號來源于5 MHz的有源晶振。硬件框圖如圖2所示。

  

基于CPLD的IRIG-B碼對時方式在繼電保護(hù)裝置中的應(yīng)

  


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉