新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 利用VHDL語言進(jìn)行可變速彩燈控制器的設(shè)計(jì)

利用VHDL語言進(jìn)行可變速彩燈控制器的設(shè)計(jì)

作者: 時(shí)間:2010-06-01 來源:網(wǎng)絡(luò) 收藏

  四頻率輸出分頻器的頂層模塊原理圖如圖6所示,仿真波形如圖7所示。

四頻率輸出分頻器的頂層模塊原理圖

分頻器仿真波形圖

  (2)四選一控制器。四選一控制器的功能是從分頻器中選擇不同的時(shí)鐘信號(hào)送給,實(shí)現(xiàn)彩燈閃爍頻率的變化,如圖8,9所示。源代碼如下:

程序

四選一控制器的模塊符號(hào)

四選一控制器的輸出仿真波形



關(guān)鍵詞: VHDL FPGA CPLD 可變速 彩燈控制器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉