新聞中心

EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 在開(kāi)關(guān)電源中的電子干擾分析及其解決辦法

在開(kāi)關(guān)電源中的電子干擾分析及其解決辦法

作者: 時(shí)間:2013-12-24 來(lái)源:網(wǎng)絡(luò) 收藏
blank" style="color: rgb(62, 62, 62); cursor: pointer; text-decoration: none; ">在開(kāi)關(guān)電源中的電子干擾分析及其解決辦法

本文引用地址:http://butianyuan.cn/article/227275.htm

圖3 緩沖電路

3 切斷干擾噪聲傳播路徑的EMI濾波

輸入和輸出電路中加裝EMI濾波器,是抑制傳導(dǎo)發(fā)射的一個(gè)很有效方法。其參數(shù)主要有:放電電阻、插入損耗、Cx電容、Cy電容和電感值。其中,插入損耗是濾波器性能的一個(gè)關(guān)鍵參數(shù)。在考慮機(jī)械性能、環(huán)境、成本等前提下,應(yīng)該盡量使插入損耗大一些。用共模、差模干擾的測(cè)量結(jié)果與標(biāo)準(zhǔn)限值,加上適當(dāng)?shù)脑A靠傻玫綖V波器的插入損耗IL。

ILCM(dB)=Vcm(dB)-Vlimt(dB)-3(dB)+M(dB) (1)

ILDM(dB)=VDM(dB)-Vlimt(dB)-3(dB)+M(dB) (2)

式中,3dB表示在分離共模、差模傳導(dǎo)干擾的測(cè)試過(guò)程中測(cè)試結(jié)果比實(shí)際值大3dB;M(dB)表示設(shè)計(jì)裕量,一般取6dB;Vlimit(dB)為相關(guān)標(biāo)準(zhǔn)如CISPR,FCC等規(guī)定的傳導(dǎo)干擾限值。

圖4是220V/50Hz交流輸入的交流側(cè)EMI濾波器的電路。Cy=3300PF,L1、L2=0.7mH,它們構(gòu)成共模濾波電路,抑制0.5~30MHz的共模干擾信號(hào)。Cx=0.1μF,L3、L4=200~500μH,采用金屬粉壓磁芯,與L1/L2、Cx構(gòu)成L-N端口間低通濾波器,用于抑制電源線上存在的0.15~ 0.5MHz差模干擾信號(hào)。R用于消除可能在濾波器中出現(xiàn)的靜電積累。

在開(kāi)關(guān)電源中的電子干擾分析及其解決辦法

圖4 交流側(cè)EMI濾波器電路

圖5是開(kāi)關(guān)電源的直流輸出側(cè)濾波電路,它由共模扼流圈L1、L2,扼流圈L3和電容C1、C2組成。為了防止磁芯在較大的磁場(chǎng)強(qiáng)度下飽和而使扼流圈失去作用,磁芯必須采用高頻特性好且飽和磁場(chǎng)強(qiáng)度大的恒μ磁芯。

在開(kāi)關(guān)電源中的電子干擾分析及其解決辦法

圖5 支流側(cè)濾波電路4 用屏蔽來(lái)抑制輻射及感應(yīng)干擾

開(kāi)關(guān)電源干擾頻譜集中在30MHz以下的頻段,直徑rλ/2π,主要是近場(chǎng)性質(zhì)的電磁場(chǎng),且屬低阻抗場(chǎng)??捎脤?dǎo)電良好的材料對(duì)電場(chǎng)屏蔽,而用導(dǎo)磁率高的材料對(duì)磁場(chǎng)屏蔽。此外,還要對(duì)變壓器、電感器、功率器件等采取有效的屏蔽措施。屏蔽外殼上的通風(fēng)孔最好為圓形,在滿足通風(fēng)的條件下,孔的數(shù)量可以多,每個(gè)孔的尺寸要盡可能小。接縫處要焊接,以保證電磁的連續(xù)性。屏蔽外殼的引入、引出線處要采取濾波措施。對(duì)于電場(chǎng)屏蔽,屏蔽外殼一定要接地。對(duì)于磁場(chǎng)屏蔽,屏蔽外殼不需接地。

5 合理的PCB布局及布線

敏感線路主要是指控制電路和直接與干擾測(cè)量設(shè)備相連的線路。要降低干擾水平,最簡(jiǎn)單的方法就是增大干擾源與敏感線路的間距。但由于受電源尺寸的限制,單純的增大間距并非解決問(wèn)題的最佳途徑,更為合理的方法是根據(jù)干擾電場(chǎng)的分布情況將敏感線路放在干擾較弱的地方。PCB抗干擾布局設(shè)計(jì)流程如圖6所示。

在開(kāi)關(guān)電源中的電子干擾分析及其解決辦法


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉