新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 可編程能力使高速ADC實(shí)現(xiàn)更多特性并進(jìn)行性能折衷

可編程能力使高速ADC實(shí)現(xiàn)更多特性并進(jìn)行性能折衷

作者: 時(shí)間:2013-08-18 來源:網(wǎng)絡(luò) 收藏

多年來,高速信號轉(zhuǎn)換系統(tǒng)中的模數(shù)轉(zhuǎn)換器()所使用的典型流水線架構(gòu)包含了取樣波形所需的所有功能,這些功能被集成進(jìn)同一封裝中:

  1. 某種形式的跟蹤保持電路,可保持用于轉(zhuǎn)換的信號;

  2. 內(nèi)置參考和偏置電流;

  3.時(shí)鐘緩沖器和較小的數(shù)字電路,可將來自各級電路的比特組成無誤碼的數(shù)據(jù)字。

  在大多數(shù)情況下,這些轉(zhuǎn)換器中的可編程性僅限于通過一個(gè)休眠管腳打開/關(guān)閉轉(zhuǎn)換器,或通過在雙補(bǔ)碼(two's complement)或偏移二進(jìn)制碼(offset binary)輸出格式中選擇一種格式。

  系統(tǒng)內(nèi)調(diào)整

  隨著速度和通道密度的提高,數(shù)字輸出驅(qū)動(dòng)電平和終端電阻的系統(tǒng)內(nèi)調(diào)整有助于保證高數(shù)據(jù)速率時(shí)的數(shù)字信號完整性。對具有串行低壓差分信號(LVDS)輸出的來說更是如此。在沒有輸入信號的情況下,通過從ADC輸出端提供一個(gè)數(shù)字激勵(lì)信號,就可以在輸出總線上發(fā)送練習(xí)模型。這樣做可以確保多個(gè)數(shù)字組成得到正確的連接。即使是信噪比(SNR)和無雜散動(dòng)態(tài)范圍(SFDR)之間的性能折衷也可以通過寄存器調(diào)整實(shí)現(xiàn)。

  目前已有一些流水線式ADC具備了增強(qiáng)的,例如TI公司的ADS*5。在該器件中,4個(gè)14位、125兆樣本/秒的ADC、以及用戶可編程性都被集成在單一的9×9mm封裝內(nèi),因此比起采用多個(gè)ADC、每個(gè)ADC包含一個(gè)轉(zhuǎn)換器、整體體積更大的方案,該器件使用起來更容易。ADS*5還有許多特性可用于精確調(diào)整數(shù)字接口,以及實(shí)現(xiàn)SNR和SFDR之間的系統(tǒng)折衷。這正是系統(tǒng)內(nèi)存在的真正價(jià)值。

  一旦定義好ADC和下游數(shù)字器件之間的鏈路并在板上建立起來,通過串行可編程接口(SPI)調(diào)整ADC的能力,就可以把以前要數(shù)周的調(diào)試時(shí)間縮短到5分鐘。如果沒有這種,那就可能需要設(shè)計(jì)多個(gè)電路板才能解決意外的數(shù)字信號完整性或時(shí)序問題。

  可調(diào)整的LVDS接口

  可以通過ADS*5中的SPI調(diào)整寄存器設(shè)置中的LVDS電流等級,以優(yōu)化低阻抗或互連匹配不良的差分信號完整性。這些調(diào)整可以在板子制造出來后進(jìn)行。LVDS信號完整性在LVDS傳輸路徑末端進(jìn)行表征。

  例如,圖1就是只有5pF負(fù)載電容的一個(gè)LVDS數(shù)據(jù)輸出位的示波器圖形。LVDS輸出驅(qū)動(dòng)強(qiáng)度被設(shè)為3.5mA進(jìn)入板上100歐姆電阻,觸發(fā)頻率為~375MHz。這些是正常的LVDS設(shè)置。在高速和更長距離時(shí),LVDS信號中可能會(huì)發(fā)生反射,從而減小數(shù)據(jù)有效窗口,破壞接收器件識別正確轉(zhuǎn)換信號的能力。這種信號完整性問題正在圖1中發(fā)生。

1.jpg


   圖1:LVDS的電容負(fù)載5pF,以額定的3.5mA進(jìn)入板上接收端100歐姆的電阻。

  有幾種方法可以解決這個(gè)問題,它們除了訪問ADC的SPI外沒有其他任何要求。你可以將LVDS輸出電路中的內(nèi)部負(fù)載電阻作為源負(fù)載來終結(jié)傳輸線。這會(huì)在LVDS輸出端形成一個(gè)50歐姆的負(fù)載(兩個(gè)100歐姆電阻并聯(lián))。因此,額定的3.5mA電流形成的信號幅度是700mVpp額定輸出電壓的一半。

  更低的差分信號電平本身會(huì)導(dǎo)致與上述劣化信號同樣多的檢測錯(cuò)誤,但只要LVDS接收器具備必要的靈敏度,那么對許多系統(tǒng)來說就沒有問題。

  如果要求更高的LVDS擺幅,可以設(shè)置ADS*5讓LVDS輸出電流翻倍到7mA(圖2),從而使信號回到700mVpp。電容負(fù)載也從5pF(圖1)提高到10pF(圖2),進(jìn)一步彰顯了額外電流和雙倍終端信號的好處。在圖2中,所有轉(zhuǎn)化現(xiàn)在都沒有反射能量。

2.jpg

   圖2:LVDS的電容負(fù)載10pF,以的7mA進(jìn)入板上接收端50歐姆的電阻。

  就像驅(qū)動(dòng)能力可以根據(jù)要求增加一樣,在LVDS信號完整性允許的條件下,也可以降低驅(qū)動(dòng)能力以便節(jié)省功耗。為了節(jié)省功率,如果滿幅700mVpp沒必要的話,或者距離可能很短、ADC和數(shù)字器件之間的負(fù)載也很小,那么就可以改變LVDS輸出電流和負(fù)載電阻。

  根據(jù)不同的期望結(jié)果,這樣做有幾大好處。在信號速率不是特別高、電容負(fù)載又低的情況下,可以使用低于3.5mA標(biāo)準(zhǔn)的幾種電流設(shè)置之一、以及大于100歐姆的內(nèi)部負(fù)載電阻(甚至無需額外的負(fù)載電阻,進(jìn)而節(jié)省費(fèi)用和空間),這樣仍能建立可靠的鏈接。

  在信號完整性允許的情況下,一種節(jié)省功耗的方法是選用142歐姆的內(nèi)部LVDS差分負(fù)載和2.5mA的LVDS電流。在這種組合設(shè)置下仍能達(dá)到約700mVpp。通常,在條件有保證的情況下,建議為LVDS路徑末端的差分終端電阻提供一塊空間。對于短路徑來說可能沒有必要,ADC里的內(nèi)部源端的終端電阻已經(jīng)足夠。


上一頁 1 2 下一頁

關(guān)鍵詞: 可編程能力 ADC

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉