新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > Synopsys IC Compiler II改變?cè)O(shè)計(jì)游戲規(guī)則后端物理設(shè)計(jì)吞吐量提高10倍

Synopsys IC Compiler II改變?cè)O(shè)計(jì)游戲規(guī)則后端物理設(shè)計(jì)吞吐量提高10倍

—— SynopsysICCompilerII改變?cè)O(shè)計(jì)游戲規(guī)則后端物理設(shè)計(jì)吞吐量提高10倍
作者: 時(shí)間:2014-03-25 來源: 收藏

  亮點(diǎn):

本文引用地址:http://www.butianyuan.cn/article/235268.htm

  設(shè)計(jì)規(guī)劃速度提升了10倍,實(shí)現(xiàn)速度提升了5倍,容量提升了2倍 – 它們共同使吞吐量加速了10倍

  構(gòu)建于全新的可擴(kuò)展基礎(chǔ)架構(gòu)、時(shí)序和解析優(yōu)化引擎之上

  已經(jīng)在成熟和新興的技術(shù)節(jié)點(diǎn)上成功生產(chǎn)流片

  為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識(shí)產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司日前宣布:正式推出將導(dǎo)致游戲規(guī)則發(fā)生改變的 Compiler II,它是當(dāng)前領(lǐng)先業(yè)界的布局和布線解決方案 Compiler™的繼任產(chǎn)品,可用于基于成熟和新興工藝節(jié)點(diǎn)的先進(jìn)設(shè)計(jì)。得益于在一種全新的多線程架構(gòu)上完全重構(gòu), Compiler II引入了超高容量設(shè)計(jì)規(guī)劃、獨(dú)特的時(shí)鐘構(gòu)建技術(shù)以及先進(jìn)的global-analytical收斂技術(shù)。IC Compiler II通過使物理設(shè)計(jì)的吞吐量實(shí)現(xiàn)了10倍的加速,將產(chǎn)能引入到了一個(gè)全新的時(shí)代,同時(shí)它已經(jīng)幫助領(lǐng)先客戶成功流片。其中的幾位客戶將在用戶大會(huì)(SNUG)硅谷站分享他們使用IC Compiler II的經(jīng)驗(yàn),該大會(huì)將在Santa Clara會(huì)議中心舉辦。了解早期伙伴使用IC Compiler II的經(jīng)驗(yàn)。

  “從綜合到靜態(tài)時(shí)序再到物理綜合,走出的創(chuàng)新之道已經(jīng)改變了電子設(shè)計(jì)。借助IC Compiler II,我們正在接近另一個(gè)轉(zhuǎn)折關(guān)頭。”執(zhí)行副總裁兼設(shè)計(jì)業(yè)務(wù)部總經(jīng)理Antun Domic表示道:“由于面向更高速度全面重構(gòu),同時(shí)結(jié)合了全新開發(fā)的算法途徑,這項(xiàng)全新的解決方案在吞吐量方面帶來無可比擬的改善,為物理設(shè)計(jì)開啟了通往全新天地的大門。”

  Synopsys的IC Compiler長期以來一直被認(rèn)為是先進(jìn)的高性能設(shè)計(jì)的明智之選,適用于新興的、以及成熟的硅工藝技術(shù)節(jié)點(diǎn)。在幾年前,當(dāng)不斷投資以確保IC Compiler保持其領(lǐng)先性時(shí),Synopsys就開始構(gòu)建一種全新的布局布線系統(tǒng),其目的是使設(shè)計(jì)師的產(chǎn)能實(shí)現(xiàn)一個(gè)數(shù)量級(jí)的飛躍。Synopsys特有的各種資源組合使這項(xiàng)超大型任務(wù)成為可能,包括:雄厚的資源儲(chǔ)備去維持各項(xiàng)并行開發(fā)的投入,先進(jìn)的專業(yè)技術(shù)以追求核心算法中的根本性突破,以及廣泛的客戶合作提供了實(shí)際設(shè)計(jì)中的使用情況反饋并不斷完善新技術(shù),這一舉措成就了Synopsys最新的布局布線解決方案IC Compiler II。Synopsys將繼續(xù)加強(qiáng)和支持IC Compiler,為希望繼續(xù)使用它的客戶提供靈活的選擇,在客戶選定的時(shí)間點(diǎn)上提供升級(jí)到IC Compiler II的機(jī)會(huì)。

  IC Compiler II是一種全功能的布局布線系統(tǒng),其核心是一種全新的多線程基礎(chǔ)架構(gòu),能夠處理例化單元數(shù)量大于5億的設(shè)計(jì)。為了充分體現(xiàn)其“可重新思考、可重新構(gòu)建和可重新使用”的開發(fā)策略,IC Compiler II基于行業(yè)標(biāo)準(zhǔn)的輸入和輸出格式,以及熟悉的界面和工藝技術(shù)文件,同時(shí)引進(jìn)了創(chuàng)新設(shè)計(jì)存儲(chǔ)功能。IC Compiler II從開發(fā)之初就關(guān)注全芯片級(jí)設(shè)計(jì),部署新穎的設(shè)計(jì)規(guī)劃功能,并使其性能提升了10倍,內(nèi)存占用則減少了5倍。這使設(shè)計(jì)人員能夠快速地評(píng)估多種可選芯片布局方案,以確定設(shè)計(jì)實(shí)現(xiàn)的最佳起點(diǎn)。與這些芯片級(jí)功能互補(bǔ)的是單元模塊級(jí)的功能,它得到了一個(gè)新的global-analytical優(yōu)化引擎、一個(gè)全新的時(shí)鐘發(fā)生器以及獨(dú)特的布線后優(yōu)化算法功能所支持, 它們結(jié)合在一起共同提高了面積、時(shí)序和功耗的結(jié)果質(zhì)量(QoR)。IC Compiler II還包含了IC Compiler中所采用的先進(jìn)技術(shù),例如共軛梯度布局器和ZRoute布線器。與現(xiàn)有的解決方案相比,IC Compiler II使運(yùn)行時(shí)間平均提高5倍,所需內(nèi)存平均降低2倍。通過將運(yùn)行時(shí)間加速、高超的芯片布局、可實(shí)現(xiàn)的QoR以及高效的輕量級(jí)環(huán)境相結(jié)合,能夠減少設(shè)計(jì)迭代次數(shù),進(jìn)一步提高設(shè)計(jì)產(chǎn)能。

  IC Compiler II開發(fā)過程也得益于與一些全球領(lǐng)先的設(shè)計(jì)團(tuán)隊(duì)的密切合作。將于2014年年中開始供貨。



關(guān)鍵詞: Synopsys IC RTL

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉