微機保護控制接口的CPLD抗干擾設(shè)計
圖1 繼電保護控制出口原理
因此,繼電保護控制出口的閉鎖和冗余度設(shè)計是防止控制出口誤動的關(guān)鍵所在。嚴格監(jiān)視分合閘多重命令的執(zhí)行順序,不允許無序分合閘命令通過,是防止控制出口誤動的根本措施。分合閘多重命令的有序執(zhí)行,可以看作一個狀態(tài)變化序列,用CPLD狀態(tài)機對這個狀態(tài)序列進行監(jiān)控,就能杜絕無序狀態(tài)的通過,實現(xiàn)控制出口的無干擾控制。
基于CPLD狀態(tài)機的抗干擾控制接口設(shè)計
設(shè)計一個基于DSP的高壓開關(guān)柜微機綜合保護系統(tǒng)時,用一片CPLD芯片實現(xiàn)圖1所示的I/O接口,并設(shè)計一個有限狀態(tài)機,對狀態(tài)輸入I1,I2,I3進行監(jiān)控,狀態(tài)機輸出作為總分合閘命令的允許和禁止信號?;贑PLD的微機保護控制接口如圖2 所示。
圖2 微機保護的CPLD控制接口
分合閘多重命令的狀態(tài)編碼
狀態(tài)機有3位二進制輸入,共有23=8種狀態(tài)。采用二進制編碼方式(Binary coded)將控制接口的初始狀態(tài)S0到所有可能的狀態(tài)變遷,列成一張編碼表,如表1 所示。狀態(tài)編碼表是編寫VHDL程序的基礎(chǔ)。
表1 微機保護控制接口狀態(tài)機編碼表
狀態(tài)機設(shè)計
狀態(tài)機的時鐘頻率為5MHz。復(fù)位信號/Reset來自DSP微機保護裝置的系統(tǒng)復(fù)位信號,對狀態(tài)機的狀態(tài)初始化。
評論