新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 一種TMS320C6000擴(kuò)展總線與MPC860的接口設(shè)計(jì)方案

一種TMS320C6000擴(kuò)展總線與MPC860的接口設(shè)計(jì)方案

作者: 時(shí)間:2011-09-07 來源:網(wǎng)絡(luò) 收藏

的管腳定義

管腳 的管腳 功能定義

XCNTL A[29] 用于控制信號的地址位,A31是地址總線的LSB

XBLAST 觸發(fā)傳輸指示,XBLAST的極性(在這個(gè)例子高有效)由復(fù)位時(shí)XD[13]的上拉電阻決定

讀寫存取指示,的極性(在這個(gè)例子高有效)由復(fù)位時(shí)候的XD[12]的上拉電阻決定

XD[31:0] D[0:31] MPC860用D[0:31]作為32位的接口。D0是MPC860數(shù)據(jù)總線的MSB,而XD31是的MSB

XCLK CLKOUT 自身(擴(kuò)展)總線時(shí)鐘

XHOLD 間接邏輯需與 擴(kuò)展總線仲裁信號

XHOLDA BR、BG 注意內(nèi)部擴(kuò)展總線仲

和BB連接 裁已經(jīng)處于使能端

新的轉(zhuǎn)移開始指示

A[28:0] MPC860的地址解碼從而產(chǎn)生信號

TSIZE[1:0]、 字節(jié)使能用TSIZE和A

A[31:30][31:30]的解碼來實(shí)現(xiàn)

SETA bit 在MPC860選擇寄存器中設(shè)置為1,用于指示由外部總線產(chǎn)生

MPC860的內(nèi)部總線仲裁處于禁止?fàn)顟B(tài),相反擴(kuò)展總線的仲裁處于使能狀態(tài)。DSP的字節(jié)使能信號由TSIZE[1:0]和MPC860的地址線A[31:30]通過解碼得到,DSP字節(jié)使能換算表如表1所示。

4.2 自舉配置

MPC860及擴(kuò)展總線把數(shù)據(jù)總線的上拉和下拉電阻用于硬件復(fù)位的BOOT配置,MPC860和DSP需要不同的上拉電阻配置。方法之一就是用總線開關(guān)。在這個(gè)例子中用SN74CBT16390(2個(gè)16bit和32bit之間FET復(fù)用/解復(fù)用總線開關(guān))在復(fù)位的時(shí)候分離MPC860和DSP的數(shù)據(jù)總線,允許每一個(gè)設(shè)備有自己不同的復(fù)位配置字。方法之二就是首先硬件復(fù)位(復(fù)位的過程中,XBUS的上拉和下拉電阻用于配置MPC860),而DSP復(fù)位應(yīng)該在MPC860之后。在DSP復(fù)位之后,MPC860有效地驅(qū)動(dòng)數(shù)據(jù)總線上用于配置DSP的數(shù)據(jù)值,從而DSP將被配置。

由于兩個(gè)設(shè)備都可以運(yùn)行在內(nèi)部總線仲裁使能或者禁止方式,所以內(nèi)部擴(kuò)展總線仲裁處理總線的仲裁。不管內(nèi)部還是外部的仲裁配置都在系統(tǒng)復(fù)位時(shí)設(shè)置。如果設(shè)備處于外部仲裁,那么在MPC860從數(shù)據(jù)總線上取樣硬件復(fù)位配置字的候,MPC860的ERAB位必須設(shè)置為1;而當(dāng)DSP從復(fù)位到內(nèi)部總線仲裁的數(shù)據(jù)總線上取樣硬件復(fù)位配置字的時(shí)候,的XARB位必須設(shè)置為1。

通過在XD[31:0]上拉和下拉電阻的擴(kuò)展總線自舉配置如下:

字段(field) 定義

BLPOL 當(dāng)DSPs作為擴(kuò)展總線的從屬時(shí),XBLAST信號的極性BLPOL=1,XBLAST是高有效

RWPOL 擴(kuò)展總線讀/寫信號的極性,RWPOL=1, 為

HMOD 主機(jī)(host)的模式(對應(yīng)于HPIC中的XB狀態(tài)),HMOD=1,外部的主機(jī)接口處于同步的主/從模式

XARB 擴(kuò)展總線仲裁使能(對應(yīng)于XBGC中的狀態(tài)), XARB=1,內(nèi)部擴(kuò)展總線仲裁處于使能狀態(tài)

FMOD FIFO模式(對應(yīng)于XBGC中的狀態(tài))

LEND 小端模式,LEND=1,系統(tǒng)運(yùn)行在小端模式

BootMode[4:0] 設(shè)定設(shè)備自舉模式,包括主機(jī)口自舉、ROM、boot、存儲(chǔ)器映射選擇

為使工作準(zhǔn)確,MPC860的高速緩存必須關(guān)閉使能。數(shù)據(jù)緩存是否使用,只要將相應(yīng)的狀態(tài)寫入DC_CST寄存器。在禁止?fàn)顟B(tài),緩存標(biāo)志狀態(tài)位被忽略,訪問將通過總線傳輸。數(shù)據(jù)緩存在復(fù)位后默認(rèn)為禁止。禁止的數(shù)據(jù)緩存不影響數(shù)據(jù)地址的邏輯轉(zhuǎn)換,在MSRDR位的控制下繼續(xù)進(jìn)行,任何寫入DC_CST寄存器的操作必須優(yōu)先于一個(gè)同步指令,則確保在數(shù)據(jù)存儲(chǔ)時(shí),數(shù)據(jù)緩存的使能變化。由于總線錯(cuò)誤或者執(zhí)行特定的直接緩存線性控制時(shí),數(shù)據(jù)緩存產(chǎn)生一個(gè)中斷信號,緩存進(jìn)入禁止?fàn)顟B(tài),類似于禁止。每一頁都有不同的存儲(chǔ)控制屬性, MPC860支持緩存禁止(CI)、 寫入(WT)和監(jiān)視(G)屬性,但不支持存儲(chǔ)器的一致性。對于要求存儲(chǔ)一致性的頁,必須編程設(shè)置為緩存禁止。G屬性用于映射那些對不確定存儲(chǔ)比較敏感的I/O設(shè)備,有G屬性的頁使存儲(chǔ)強(qiáng)行停止,除非是非敏感性存儲(chǔ)或者被核(core)取消。是否可緩存的區(qū)域必須定義,對于主要存儲(chǔ)區(qū)的寫回(write-back)或?qū)懲?write-through)模式,必須在使數(shù)據(jù)緩存使能之前通過初始化MMU來選擇。

經(jīng)實(shí)驗(yàn)驗(yàn)證,MPC860可以對擴(kuò)展總線進(jìn)行讀操作,也可以寫操作,該設(shè)計(jì)方案已經(jīng)實(shí)現(xiàn)了初步的功能。因此具有一定的實(shí)用性。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉