新聞中心

EEPW首頁(yè) > 元件/連接器 > 設(shè)計(jì)應(yīng)用 > SOI技術(shù)的優(yōu)勢(shì)及其制造技術(shù)

SOI技術(shù)的優(yōu)勢(shì)及其制造技術(shù)

作者: 時(shí)間:2011-08-11 來(lái)源:網(wǎng)絡(luò) 收藏

1 引 言

SOI是英文Silicon-On-Insulator的簡(jiǎn)稱,指具有在絕緣襯底上再生長(zhǎng)一層單晶硅薄,或者是單晶硅薄膜被絕緣層(通常是Sio2)從支撐的硅襯底中分開(kāi)這樣結(jié)構(gòu)的材料。

最初人們開(kāi)發(fā)研究SOI材料是為了代替 SOS(Silicon-On-Sapphire)( 注:絕緣襯底為藍(lán)寶石)材料制作用于空間軍事用途的抗輻射集成電路。由于發(fā)現(xiàn)薄膜SOI MOSFET具有極好的等比例縮小的性質(zhì),使得SOI技術(shù)在深亞微米VLSI中的應(yīng)用中具有極大吸引力。目前SOI技術(shù)走向商業(yè)應(yīng)用階段,特別是應(yīng)用在低壓,低功耗電路[1-2〕,高頻微波電路以及耐高溫抗輻射電路[3]等。

本文通過(guò)比較SOI和體硅器件在寄生電容,閉鎖效應(yīng),熱載流子效應(yīng)以及輻射效應(yīng)等方面的差異,闡述了SOI的優(yōu)越性。并介紹了SOI晶片的三種主流制造技術(shù),以及其在微電子領(lǐng)域的發(fā)展趨勢(shì)和存在的問(wèn)題。

1.1 SOI的優(yōu)越性[4,5,6,7]

SOI結(jié)構(gòu)的器件比類似的體硅器件具有更多的優(yōu)點(diǎn),下面我們以CMOS為例對(duì)二者進(jìn)行比較。

CMOS集成電路的基本單元是CMOS反相器,由一個(gè)NMOS和一個(gè)PMOS構(gòu)成。由圖一可知體硅的CMOS反相器中PMOS制作在N型襯底上,而NMOS制作在P阱中(P阱是在N型襯底上用離子注入技術(shù)特意制作的局部P型材料)。P阱將NMOS和PMOS相互隔離。而SOI CMOS中的PMOS管和NMOS管分別制作在SOI材料頂部薄Si層中,NMOS和PMOS是相互隔離的。由于體硅CMOS和SOI CMOS結(jié)構(gòu)上的不同,因而它們?cè)诩纳娙?,閂鎖效應(yīng),熱載流子效應(yīng)和輻照特性等方面有很大的差異。

CMOS反相器剖面圖

圖1 CMOS反相器剖面圖

2.1 寄生電容

NMOS和PMOS源漏擴(kuò)散區(qū)與襯底之間的寄生電容隨襯底摻雜濃度線性變化。隨著器件尺寸縮小,為減小短溝道效應(yīng),襯底摻雜濃度必須適當(dāng)提高,源漏結(jié)電容隨之增大,結(jié)和溝道阻斷區(qū)之間的寄生電容隨之增加。這影響了電路運(yùn)行速度,還增加電路的功耗。

在SOI電路中,結(jié)與襯底的寄生電容是隱埋的絕緣體電容。該電容正比于絕緣層Sio2的介電常數(shù),Sio2的介電常數(shù)僅為Si的1/3。而且隨著器件尺寸的縮小,隱埋Sio2層的厚度不需要按比例縮小,寄生電容不會(huì)增加。另外。SOI器件的其他寄生電容,如硅襯底和多晶硅層,金屬互連線之間的電容也減少了。在VLSI向深亞微米方向發(fā)展時(shí),寄生電容的降低將明顯提高電路的速度。

2.2 閉鎖效應(yīng)

閉鎖(Latch-up)效應(yīng)又稱可控硅效應(yīng),是體硅CMOS電路中的一個(gè)特有的問(wèn)題。從圖2所示的CMOS斷面結(jié)構(gòu)圖上,可以看到存在縱向NPN橫向PNP兩個(gè)寄生雙極晶體管,他們分別由襯底、阱和源漏結(jié)構(gòu)成。若高摻雜區(qū)的內(nèi)阻略而不記,那么這些寄生晶體管和Rw、Rs一起構(gòu)成了圖三所示的正反饋電路。當(dāng)電流放大系數(shù)β1*β2>1,且兩個(gè)晶體管的基極—發(fā)射極正向偏置,閉鎖效應(yīng)即可觸發(fā)。

體硅CMOS斷面結(jié)構(gòu)圖

圖2 體硅CMOS斷面結(jié)構(gòu)圖

等效電路

圖3 等效電路

如果采用SOI結(jié)構(gòu),由于沒(méi)有到襯底的導(dǎo)電通道。閉鎖效應(yīng)的縱向通路被切斷。所以SOI具有很好的抗閉鎖性。

2.3 熱載流子效應(yīng)

隨著器件集成度的提高,尺寸的減小,襯底的摻雜濃度增加,而電源電壓沒(méi)有相應(yīng)按比例降低,這使得溝道內(nèi)的橫向、縱向電場(chǎng)急劇增加,載流子在電場(chǎng)加速下成為熱載流子(hot-carrier)。其中一部分注入到柵氧化層中,改變了氧化層界面內(nèi)永久電荷的分布。從而引起跨導(dǎo)的減小、閾電壓漂移和漏電流減少。當(dāng)注入數(shù)目較多時(shí),可以檢測(cè)到柵電流的存在。

高能電子還通過(guò)碰撞電離產(chǎn)生電子——空穴對(duì)。在體硅器件中所產(chǎn)生的空穴流入襯底形成襯底電流。襯底電流與柵電流存在一定的關(guān)系,且器件壽命與柵氧化層中熱電子注入數(shù)目有關(guān)。由柵氧化層熱載流子退變所定義的器件壽命г與碰撞離化電流有關(guān)。在全耗盡SOI MOSFET中,M可通過(guò)漏端附近對(duì)撞離化系數(shù)的積分得到,且與漏電壓和柵電壓有關(guān)。器件壽命與放大因子有關(guān)。有關(guān)研究發(fā)現(xiàn)[1,5,6,7]全耗盡 SOI MOSFET中的熱電子退變要比體硅弱,SOI的壽命更長(zhǎng)可靠性更高。

2.4 輻射效應(yīng)

在空間環(huán)境中,集成電路會(huì)受到核輻射。MOS器件是多子器件,抗中子輻射能力強(qiáng),但對(duì)單粒子事件(SEU)、γ輻照相當(dāng)敏感。

當(dāng)一個(gè)載能粒子(如α粒子或重離子)入射到一個(gè)反偏的P-N結(jié)耗盡區(qū)及下面的體硅區(qū)時(shí),沿著粒子運(yùn)行軌跡,硅原子被電離,即產(chǎn)生電子—空穴對(duì)。這種軌跡的存在使其附近的P-N結(jié)耗盡層發(fā)生短時(shí)塌陷,并且使耗盡層電場(chǎng)的等位面變形,稱為“漏斗”(見(jiàn)圖4)。在體硅器件內(nèi),在電場(chǎng)作用下,電子將被耗盡層所收集,而空穴向下移動(dòng)并產(chǎn)生襯底電流。這些電子使得所在電路節(jié)點(diǎn)處的邏輯狀態(tài)發(fā)生反轉(zhuǎn),造成電路的軟失效。而在SOI器件中,由于有源區(qū)和襯底之間存在著隱埋氧化層,所以襯底區(qū)內(nèi)產(chǎn)生的電荷不會(huì)被SOI器件的結(jié)所收集,只有頂層膜內(nèi)產(chǎn)生的電荷才能被收集,所以SOI器件具有抗軟失效能力,產(chǎn)生單粒子事件的幾率比體硅器件小的多。

載能粒子在體硅和SOI中的射入

圖4 載能粒子在體硅和SOI中的射入

3 SOI的制造方法

形成SOI的方法很多,如深注入氧或氮到硅襯底、二氧化硅上多晶硅的激光(或電子束、紅外等)退火再結(jié)晶、二氧化硅上多晶硅的石墨條等加熱再結(jié)晶、多孔硅氧化、硅的橫向外延、硅片鍵合及其減薄等。近年來(lái)應(yīng)用最多發(fā)展,最成熟的是SIMOX技術(shù)、硅片鍵合[5, 8]、智能切割[6, 7],這三種技術(shù)有可能在VLSI中得到廣泛應(yīng)用。

3.1 SIMOX技術(shù)

SIMOX (Separation by Implanted Oxygen)是目前制造SOI材料最可行的制造方法之一,其主要優(yōu)勢(shì)是制造的硅膜和隱埋層(BOX)均勻性好。這是因?yàn)檠蹼x子注入是以晶片表面作為參考面,頂層硅膜、埋層Sio2退火時(shí)均能得到保角變換。

SIMOX的基本工藝包括:

(1)氧離子注入(劑量約為3×1017-2×1018)

(2)高溫(1 3500C)熱退火1-4h。

(3)晶片清洗(去掉表面微粒和沾污)

離子注入工藝對(duì)于SIMOX技術(shù)起著決定作用,它決定晶片的產(chǎn)量、成本、和初級(jí)質(zhì)量參數(shù)。

在SIMOX技術(shù)進(jìn)展方面,另外兩個(gè)顯著的進(jìn)展表現(xiàn)在原位監(jiān)控技術(shù)和晶片電學(xué)參數(shù)表征技術(shù)的日趨完善。最新的研究表明[9, 12],使用輕摻雜襯底,BOX厚度可降至50nm,而不影響電路和速度的功耗特性。因?yàn)镾OI襯底中的寄生電容主要來(lái)自耗盡層幾乎與BOX厚度無(wú)關(guān)。低的注入能量和注入劑量能降低晶片的沾污。薄的BOX層能減少短溝道效應(yīng),改善散熱,提高抗總輻射劑量。所以低劑量、薄的隱埋氧化層(150-200nm)成了SIMOX SOI材料的發(fā)展趨勢(shì)。

SIMOX原理

3.2 硅片鍵合技術(shù)(Bonded and Etch-back SOI)

硅片鍵合法的主要工藝過(guò)程是(圖6):

硅片鍵合技術(shù)原理

圖6 硅片鍵合技術(shù)原理

(1)把經(jīng)過(guò)熱氧化的兩片硅片作親水處理,然后重疊在一起,吸附在表面的羥基團(tuán)在室溫下受Van der wall力作用相互吸引,使兩個(gè)硅片鍵合在一起,再經(jīng)過(guò)適當(dāng)?shù)臏囟韧嘶饋?lái)增強(qiáng)界面鍵合程度。

(2)有源區(qū)硅層。利用機(jī)械研磨和(化學(xué))拋光將其中一片減薄到1um,即形成SOI結(jié)構(gòu)。

硅片鍵合技術(shù)成本較高,除了一些技術(shù)上的問(wèn)題有待解決外,其面臨的一個(gè)主要挑戰(zhàn)是如何通過(guò)簡(jiǎn)化工藝步驟,提高設(shè)備產(chǎn)出能力等手段來(lái)降低成本。

3.3 智能切割技術(shù)(Smart---cut)

智能切割技術(shù)綜合了SIMOX和硅片鍵合兩種方法的優(yōu)點(diǎn),成功的解決了鍵合SOI中硅膜的減薄問(wèn)題,可獲得均勻性很好的頂層硅膜,且硅膜質(zhì)量接近于體硅。另外,剝離下來(lái)的硅片又可以作為下一次鍵合的襯底,大大降低了成本。該技術(shù)是目前最受關(guān)注的SOI制備技術(shù)之一。

智能切割的獨(dú)創(chuàng)性在于通過(guò)注H+并在加熱的情況下形成氣泡,使晶片在注入深度處發(fā)生斷裂,達(dá)到減薄的目的。它涉及的化學(xué)反應(yīng)式如下:

減合界面處 Si-OH +Si-OH→Si-O-Si+H2O

Si+ H2O→Sio2+ H2

加溫時(shí) Si-H +Si-H→Si-Si+ H2

智能切割主要包括四個(gè)步驟

(1)離子注入硅片A中。A上長(zhǎng)有介電層如SiO2。典型的注入劑量為3.5×1016~1×1017

(2)對(duì)A和支撐片B進(jìn)行RCA清洗,然后低溫鍵合。B起到“加熱板”的作用。

(3)兩步熱處理:1)400~600OC使A在H原子分布峰處剝離,其中一薄層單晶硅和支撐片B形成SOI結(jié)構(gòu)(稱Unibond SOI片)。2)(1 100OC氮?dú)鈿夥障拢?,目的是增?qiáng)鍵合強(qiáng)度和恢復(fù)頂層硅膜的注入損傷。

(4)表面拋光。使粗糙度≤0.15um.

4 SOI技術(shù)存在的問(wèn)題和挑戰(zhàn)

SOI CMOS 是全介質(zhì)隔離的、無(wú)閂鎖效應(yīng)、有源區(qū)面積小、寄生電容小、泄漏電流小、能工作在各種惡劣環(huán)境中,因此SOI CMOS具有優(yōu)越的性能,在抗輻照電路、耐高溫電路、亞微米及深亞微米VLSI、低壓低功耗電路及三維集成電路中有著廣泛的應(yīng)用。

雖然SOI技術(shù)有著諸多體硅不可比擬的優(yōu)點(diǎn),而且人們相繼制備出性能良好的SOI器件和電路。但SOI仍沒(méi)有從實(shí)驗(yàn)室解放出來(lái)實(shí)現(xiàn)大規(guī)模生產(chǎn)。缺乏低成本高質(zhì)量的SOI襯底材料和SOI IC的成品率較低是SOI技術(shù)成為主流的主要障礙。

SOI在材料的選擇上非常嚴(yán)格,用于制作MOS管的硅必須是結(jié)晶狀態(tài)的硅,而使用的絕緣體(Sio2)必須不含一絲雜質(zhì),否則無(wú)法阻止電子的流失,從而使SOI技術(shù)失去意義。
另外,到目前為止,人們對(duì)SOI的浮體效應(yīng)以及浮體效應(yīng)導(dǎo)致的閾電壓的浮動(dòng)、記憶效應(yīng)、遲滯效應(yīng)等對(duì)實(shí)際電路的影響和如何克服認(rèn)識(shí)的還不是很清楚。

就制造技術(shù)而言SIMOX材料最新的趨勢(shì)是低劑量,雖可降低成本但埋氧的厚度限制在80-100nm內(nèi)。另外SIMOX面臨的最大的問(wèn)題是要使用非標(biāo)準(zhǔn)的儀器設(shè)備和高于1300OC的熱處理過(guò)程。這使得制備大面積(>300mm)SIMOX材料較為困難。鍵合(Bonded)技術(shù)雖可以得到接近硅的高質(zhì)量硅膜,且能得到較大的埋氧厚度和硅膜厚度。但硅膜的減薄和成本的高昂是該技術(shù)發(fā)展的障礙。智能切割技術(shù)雖然比較完美。可是目前控制工藝還不完善。

參考文獻(xiàn)
〔1〕 EimoriJ,OashiT,Approaches to extra low voltage DRAM operation by SOI-DRAM.IEEE Trans Elec Dev,1998;45(5);1000-10009
〔2〕 Colinge J P,Chen J,A low voltage,low-power microwave SOI MOSFET, Proc IEEE Int SOI Cont 1996,128-129
〔3〕 Massengill L W,Kerns D V,Single-event charge Enhancement in soi devies,IEEE Elec Dev lett,1990;11;98-99
〔4〕 CMOS:From Bluk to SOI http://www.ibis.com
〔5〕 伍志剛,凌榮堂 SOI技術(shù)—21世紀(jì)的硅集成技術(shù),微電子學(xué)31(1)2001;2
〔6〕 張廷慶,SOI—21世紀(jì)的硅集成電路技術(shù) 電子元器件應(yīng)用3(3)2001;3
〔7〕 J P Colinge Silicon-on-insulutor Technolgy material to VLSI.Kluwer Academic pub 1991 中譯本:武國(guó)英等譯 科學(xué)出版社 1993。
〔8〕 吳東平,黃宜平,竺士煬 晶片鍵合技術(shù)及其在微電子學(xué)中的應(yīng)用,微電子學(xué)29(1) 1999;2
〔9〕 羅南林,吳福根, SOI技術(shù)及其最新進(jìn)展 廣東工業(yè)大學(xué)學(xué)報(bào) 16(3)1999;9
〔10〕任學(xué)民,SOI晶片制造技術(shù)及其應(yīng)用前景,半導(dǎo)體技術(shù)24(3) 1999;6
〔11〕儲(chǔ)佳等 一種新的SOI技術(shù)—智能切割 半導(dǎo)體技術(shù) 26(1) 2001;1
〔12〕鄭望等 低劑量SIMOX圓片表層硅缺陷密度 半導(dǎo)體學(xué)報(bào) 22(7) 2001;7
〔13〕Han Wei-hua and Yu Jin-zhong Modeling Thermodynamics of Smart-cut process 半導(dǎo)體學(xué)報(bào),22(7) 2001;7
〔14〕徐文華,張?zhí)炝x等 SOI技術(shù)的機(jī)遇和挑戰(zhàn) 電子器件 24(1)2001;3

作者介紹 崔帥(1978-)男 ,碩士研究生,畢業(yè)于河北大學(xué)物理系,目前感興趣的方向 SOI技術(shù)、抗輻射加固、器件可靠性。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉