新聞中心

EEPW首頁 > 測試測量 > 設(shè)計(jì)應(yīng)用 > 任意波發(fā)生器的研究與設(shè)計(jì)

任意波發(fā)生器的研究與設(shè)計(jì)

作者: 時間:2013-08-10 來源:網(wǎng)絡(luò) 收藏

任意(AWG)是一種將想要產(chǎn)生的任意波形下載到儀器所帶的存儲器中,能存儲實(shí)際的波形和形成這些波形所需的波形序列指令的信號發(fā)生器,改變波形數(shù)據(jù)可以產(chǎn)生任意波形。它不僅能產(chǎn)生正弦波、鋸齒波、三角波等常規(guī)波形,也可以產(chǎn)生多種調(diào)制,如:調(diào)頻、調(diào)幅、調(diào)相和脈調(diào)等。而且可以通過計(jì)算機(jī)軟件實(shí)現(xiàn)波形的編輯,從而產(chǎn)生用戶所需要的各種任意波形。

1 基礎(chǔ)理論介紹
1.1 DDS的基本構(gòu)造
作為任意的一種設(shè)計(jì)方法,DDS基本構(gòu)成如圖1所示,主要由、波形RAM、DAC以及低通濾波器等模塊組成。首先輸入頻率控制字,經(jīng)過輸出相位信息,波形查找表根據(jù)相位信息進(jìn)行相位一幅度轉(zhuǎn)換,得到的波形數(shù)據(jù)經(jīng)過D/A和低通濾波后形成模擬波形信號。

a.jpg

輸出波形頻率fo和頻率控制字K、位數(shù)n和取樣時鐘fc的關(guān)系為:
b.jpg
由公式1可知,基于DDS技術(shù)的任意輸出信號的最高頻率由相位累加器、波形RAM和D/A轉(zhuǎn)換器三個模塊工作速率決定。當(dāng)存儲芯片的存儲深度一定,即累加器位數(shù)n一定時,輸出信號頻率fo由頻率控制字K和采樣時鐘共同影響,且與這二者乘積成正比關(guān)系:
fo∝Kxfc (2)
相位累加器以頻率控制字K為輸入進(jìn)行累加,其輸出為對波形數(shù)據(jù)RAM進(jìn)行采樣所需的地址信號,輸入和輸出的速率均由時鐘控制。不難理解,采樣時鐘fc的上限即為波形數(shù)據(jù)RAM的最高讀取速率,當(dāng)采用的RAM芯片最高讀取頻率一定時,fc的最大值已經(jīng)確定,由公式(2)可知,這時要想提高fo的值,必須從K值著手。當(dāng)K越大時,一個波形中被采樣的點(diǎn)數(shù)就越少。根據(jù)奈奎斯特采樣定理
c.jpg
即一個完整波形中至少要采樣兩個離散波形數(shù)據(jù),才能保證在后續(xù)處理中完整的重現(xiàn)這個信號,因此K值的增大是有上限的。
采用DDS技術(shù)設(shè)計(jì)的任意波形發(fā)生器具有頻率分辨率高、頻率跳變時相位連續(xù)、實(shí)現(xiàn)方便等優(yōu)點(diǎn),但也存在不足。首先是當(dāng)累加相位步進(jìn)較大時,輸出波形容易產(chǎn)生抖動;其次由于DDS技術(shù)只是抽取波形存儲器中的部分?jǐn)?shù)據(jù),因此輸出波形會產(chǎn)生一定的失真。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉