新聞中心

EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > DDR測試--SDRAM時鐘分析案例

DDR測試--SDRAM時鐘分析案例

作者: 時間:2012-04-10 來源:網(wǎng)絡(luò) 收藏

下圖5所示為只串聯(lián)100歐電阻時測量到的波形,信號有過沖,峰峰值為5.35V,偏大,對比圖4的端接方法,串聯(lián)電阻加上并聯(lián)電容是較好的解決方法。

總結(jié):在這個案例中,我們得到的以下經(jīng)驗:
1、串聯(lián)匹配是較好的的時鐘端接策略,在原理圖設(shè)計中,需要加上串聯(lián)的電阻和并聯(lián)的電容,如果MCU輸出的時鐘驅(qū)動能力弱,可以不使用并聯(lián)的電容或者換用較小的電阻。
2、準確的測量內(nèi)存時鐘需要足夠帶寬的示波器和探頭,無源探頭在高頻時阻抗太小,不能準確的測量波形,需要使用高帶寬的有源探頭。


上一頁 1 2 3 下一頁

關(guān)鍵詞: DDR測試 SDRAM 時鐘分析

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉