新聞中心

EEPW首頁 > 新品快遞 > 萊迪思推出ispCLOCKTM高性能時鐘發(fā)生器器件

萊迪思推出ispCLOCKTM高性能時鐘發(fā)生器器件

作者:電子設(shè)計應(yīng)用 時間:2004-06-18 來源:電子設(shè)計應(yīng)用 收藏
半導(dǎo)體公司(NASDAQ:LSCC)今天宣布推出其革命性的ispCLOCKTM在系統(tǒng)可編程時鐘發(fā)生器器件新系列。ispClock5500系列中的第一批器件:10輸出的ispClock5510 和 20 輸出的 ispClock5520將一個高性能的時鐘發(fā)生器和一個靈活的通用扇出緩沖器合成在一起。采用了一個高性能的鎖相環(huán)以及時鐘乘除工具,該片上的時鐘發(fā)生器可以提供多達(dá)5個頻率范圍從10MHz到320MHz的時鐘。無論是單端還是差分信號模式,通用扇出緩沖器都可以驅(qū)動多達(dá)20個時鐘網(wǎng)絡(luò),并且每一個輸出都是可控的,用以改善信號和時序的完整性。在支持電子線路板上高性能時鐘網(wǎng)絡(luò)的設(shè)計中,該新器件提供了空前的性能和靈活性。這種新產(chǎn)品系列標(biāo)志著的可編程混合信號技術(shù)在時鐘集成電路市場上的第一個應(yīng)用。該市場約10億美元,并且預(yù)計在今后四年中每年增長20%。

完整時鐘樹設(shè)計的第一個單片解決方案

在器件內(nèi)部,七個五位計數(shù)器(輸入、反饋和五個輸出)為輸出頻率的選擇提供了精密的間隔度。無論所處的板塊和頻率,此高性能的通用扇出緩沖器最大的管腳至管腳的歪斜為50ps,最大周期-周期(峰-峰)輸出抖動小于100ps。每個時鐘網(wǎng)絡(luò)的輸出歪斜可以進(jìn)一步以200ps的延時增量(提前或滯后)進(jìn)行控制,以此補(bǔ)償電路板上時鐘網(wǎng)絡(luò)走線長度的差異。此外,參考輸入和通用扇出緩沖器均可以用不同的電平支持一系列流行的單端和差分邏輯標(biāo)準(zhǔn)(LVCMOS, LVTTL, HSTL, SSTL, LVDS, LVPECL)。輸入終端和每個輸出的輸出阻抗可以單獨(dú)調(diào)整以匹配各自的走線阻抗,其結(jié)果可以保持時鐘網(wǎng)絡(luò)高度的信號完整性。

正將集成性、在系統(tǒng)可編程性和出眾的性能拓展至?xí)r鐘管理領(lǐng)域?!比R迪思半導(dǎo)體公司市場副總裁Stan Kopec說?!皻v史上,在時鐘層次的不同層面上,時鐘網(wǎng)絡(luò)的設(shè)計采用多片功能有限的器件來實(shí)現(xiàn)。新的ispClock器件是采用單芯片方便而精確地解決完整時鐘樹設(shè)計問題的第一個產(chǎn)品。”

對傳統(tǒng)時鐘網(wǎng)絡(luò)設(shè)計的一個全面的改進(jìn)

傳統(tǒng)上采用諸如扇出緩沖器、時鐘發(fā)生器、延時線、零延時緩沖器和頻率合成器等簡單元件來設(shè)計時鐘網(wǎng)絡(luò)。由不等的PCB走線長度引起的時序誤差可采用彎曲的走線布局來實(shí)現(xiàn)走線長度匹配。通過嘗試和對一系列電阻的誤差選擇來減小走線阻抗的不匹配。

與之相反,ispClock5500器件通過一個可編程的歪斜特性來補(bǔ)償由時鐘網(wǎng)絡(luò)的走向長度差異引起的時序誤差;對每個輸出的特性進(jìn)行編程以達(dá)到所需的輸出阻抗來匹配走線阻抗;對輸出的開關(guān)速度或擺率進(jìn)行編程來減少電磁干擾。其結(jié)果是節(jié)省了電路板的面積、改善了信號的完整性、簡化了時鐘網(wǎng)絡(luò)的層次、改進(jìn)了時序的一致性以及降低了成本。

ispClock5500器件的可以存儲多達(dá)四種時序及輸出配置、并且能在它們之間方便地切換的能力進(jìn)一步拓展了它的效率:能支持寬裕時鐘余量(在電路板上以高于典型頻率運(yùn)行以評估設(shè)計的牢靠性)和功率管理(在低于臨界工作的情況下,調(diào)到高效、低頻檔以降低動態(tài)功耗)。通過芯片上邊界掃描口的在系統(tǒng)可編程能力,可以幫助調(diào)試復(fù)雜的時序問題以及對個別的網(wǎng)絡(luò)時序進(jìn)行調(diào)整從而取得最佳性能。

PAC-Designer



關(guān)鍵詞: 萊迪思

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉