萊迪思推出ispCLOCKTM高性能時(shí)鐘發(fā)生器器件
完整時(shí)鐘樹設(shè)計(jì)的第一個(gè)單片解決方案
在器件內(nèi)部,七個(gè)五位計(jì)數(shù)器(輸入、反饋和五個(gè)輸出)為輸出頻率的選擇提供了精密的間隔度。無論所處的板塊和頻率,此高性能的通用扇出緩沖器最大的管腳至管腳的歪斜為50ps,最大周期-周期(峰-峰)輸出抖動(dòng)小于100ps。每個(gè)時(shí)鐘網(wǎng)絡(luò)的輸出歪斜可以進(jìn)一步以200ps的延時(shí)增量(提前或滯后)進(jìn)行控制,以此補(bǔ)償電路板上時(shí)鐘網(wǎng)絡(luò)走線長(zhǎng)度的差異。此外,參考輸入和通用扇出緩沖器均可以用不同的電平支持一系列流行的單端和差分邏輯標(biāo)準(zhǔn)(LVCMOS, LVTTL, HSTL, SSTL, LVDS, LVPECL)。輸入終端和每個(gè)輸出的輸出阻抗可以單獨(dú)調(diào)整以匹配各自的走線阻抗,其結(jié)果可以保持時(shí)鐘網(wǎng)絡(luò)高度的信號(hào)完整性。
“萊迪思正將集成性、在系統(tǒng)可編程性和出眾的性能拓展至?xí)r鐘管理領(lǐng)域?!比R迪思半導(dǎo)體公司市場(chǎng)副總裁Stan Kopec說?!皻v史上,在時(shí)鐘層次的不同層面上,時(shí)鐘網(wǎng)絡(luò)的設(shè)計(jì)采用多片功能有限的器件來實(shí)現(xiàn)。新的ispClock器件是采用單芯片方便而精確地解決完整時(shí)鐘樹設(shè)計(jì)問題的第一個(gè)產(chǎn)品。”
對(duì)傳統(tǒng)時(shí)鐘網(wǎng)絡(luò)設(shè)計(jì)的一個(gè)全面的改進(jìn)
傳統(tǒng)上采用諸如扇出緩沖器、時(shí)鐘發(fā)生器、延時(shí)線、零延時(shí)緩沖器和頻率合成器等簡(jiǎn)單元件來設(shè)計(jì)時(shí)鐘網(wǎng)絡(luò)。由不等的PCB走線長(zhǎng)度引起的時(shí)序誤差可采用彎曲的走線布局來實(shí)現(xiàn)走線長(zhǎng)度匹配。通過嘗試和對(duì)一系列電阻的誤差選擇來減小走線阻抗的不匹配。
與之相反,ispClock5500器件通過一個(gè)可編程的歪斜特性來補(bǔ)償由時(shí)鐘網(wǎng)絡(luò)的走向長(zhǎng)度差異引起的時(shí)序誤差;對(duì)每個(gè)輸出的特性進(jìn)行編程以達(dá)到所需的輸出阻抗來匹配走線阻抗;對(duì)輸出的開關(guān)速度或擺率進(jìn)行編程來減少電磁干擾。其結(jié)果是節(jié)省了電路板的面積、改善了信號(hào)的完整性、簡(jiǎn)化了時(shí)鐘網(wǎng)絡(luò)的層次、改進(jìn)了時(shí)序的一致性以及降低了成本。
ispClock5500器件的可以存儲(chǔ)多達(dá)四種時(shí)序及輸出配置、并且能在它們之間方便地切換的能力進(jìn)一步拓展了它的效率:能支持寬裕時(shí)鐘余量(在電路板上以高于典型頻率運(yùn)行以評(píng)估設(shè)計(jì)的牢靠性)和功率管理(在低于臨界工作的情況下,調(diào)到高效、低頻檔以降低動(dòng)態(tài)功耗)。通過芯片上邊界掃描口的在系統(tǒng)可編程能力,可以幫助調(diào)試復(fù)雜的時(shí)序問題以及對(duì)個(gè)別的網(wǎng)絡(luò)時(shí)序進(jìn)行調(diào)整從而取得最佳性能。
PAC-Designer
評(píng)論