新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 一種用于高速ADC的采樣保持電源電路的設(shè)計

一種用于高速ADC的采樣保持電源電路的設(shè)計

作者: 時間:2013-11-21 來源:網(wǎng)絡(luò) 收藏

本文引用地址:http://www.butianyuan.cn/article/258475.htm


在電路的輸入端加一個正弦波信號(Vpp為2 V,頻率為10 MHz),輸出端在保持相時能在4 ns內(nèi)穩(wěn)定到1 V,這滿足100 MHz采樣頻率的要求。



將該應(yīng)用到圖3所示的采樣保持電路中,輸入幅值為1 V的差分正弦信號,輸出信號如圖6所示。由圖可知,保持值與輸入信號的采樣值之間的差值小于0.3 mV.對于10位精度的ADC來說,采樣保持的誤差應(yīng)該小于

即0.488 mV.因此該采樣保持電路可以應(yīng)用于10位ADC中。

測量動態(tài)特性最直接的方法是對其輸出做快速傅里葉變換(FFT)。無雜散動態(tài)范圍(spurious freedynamic range,SFDR)是衡量動態(tài)性能的一個重要的技術(shù)指標(biāo)。SFDR是指所能處理的最大和最小信號之比。它與輸入信號的幅度無關(guān),因此,用它表示的動態(tài)性能更具有普遍意義。

圖7(a)和(b)分別是在采樣頻率為100 MHz下,對由輸入信號為5.1758 MHz和47.9492 MHz(約為奈奎斯特采樣頻率)的滿幅度正弦信號(Vpp=2 V)所得的輸出信號的FFT頻譜圖。



式中:fin是輸入頻率;fs是采樣頻率;Nwindow是記錄的正弦波的周期數(shù),它必須是一個質(zhì)數(shù)。測量FFT的頻譜圖可知當(dāng)輸入信號fin=5.175 8 MHz時,SFDR為81 dB;當(dāng)輸入信號fin=47.949 2 MHz(約為奈奎斯特采樣頻率)時,SFDR為80 dB.



結(jié)論

本文設(shè)計了一個可應(yīng)用于10位、100 MS/s流水線ADC前端模塊的采樣保持電路。采用增益提升技術(shù)使得采樣保持電路中的達(dá)到100 dB的增益,并且GBW達(dá)到1 GHz,達(dá)到0.05%精度的建立時間小于4 ns.采用上述的采樣保持電路在100 MHz采樣頻率下,當(dāng)輸入信號的頻率為5.175 8MHz時,SFDR為81 dB.當(dāng)輸入信號的頻率為47.949 2 MHz(約為奈奎斯特采樣頻率)時,SFDR為80 dB.與近期國內(nèi)外同類電路進(jìn)行比較,比較結(jié)果如表2所示。由表2可知,該采樣保持電路在性能上還是不錯的。


上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉