新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > Xilinx宣布推出針對OpenCL、 C和 C++的SDAccel開發(fā)環(huán)境

Xilinx宣布推出針對OpenCL、 C和 C++的SDAccel開發(fā)環(huán)境

作者: 時間:2014-11-18 來源:電子產(chǎn)品世界 收藏
編者按:賽靈思公司新推出的針對C語言等架構(gòu)優(yōu)化編譯器將單位功耗性能提高達25倍,此產(chǎn)品到底如何?本文為你揭曉。

  All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(, Inc. (NASDAQ:XLNX))今天在2014國際超算大會(Super Computing 2014)上宣布推出針?、C和C++的TM開發(fā)環(huán)境,將單位功耗性能提高達25倍,從而利用FPGA實現(xiàn)數(shù)據(jù)中心應(yīng)用加速。是賽靈思SDx?系列的最新成員,將業(yè)界首款支持OpenCL、C和C++內(nèi)核任意組合的架構(gòu)優(yōu)化編譯器、庫、開發(fā)板完美結(jié)合在一起,在FPGA上首次實現(xiàn)了完全類似CPU/GPU的開發(fā)和運行時間體驗。

本文引用地址:http://butianyuan.cn/article/265555.htm

  戴爾公司平臺架構(gòu)與技術(shù)及CTO 辦公室執(zhí)行總監(jiān)Robert Hormuth指出:“基于FPGA的技術(shù)有了新的突破,能支持優(yōu)化的計算應(yīng)用。在戴爾服務(wù)器部署的過程中,簡化編程是決定采用FPGA加速器的關(guān)鍵障礙。。毫無疑問,賽靈思開辟了一條正確的道路,讓開發(fā)人員能夠借助一個軟件環(huán)境,提高FPGA平臺用戶的生產(chǎn)力?!?/p>

  IBM電源開發(fā)副總裁兼OpenPOWER基金會總裁(IBM vice president of Power Development and OpenPOWER president)Brad McCredie表示:“IBM高度贊賞賽靈思致力于實現(xiàn)其FPGA軟件可編程性這一發(fā)展方向。利用C、C++和OpenCL創(chuàng)建優(yōu)化型FPGA加速器的高度靈活性和可靠的結(jié)果質(zhì)量,能提升IBM為客戶帶來更大價值的能力。IBM堅信OpenCL對提高生產(chǎn)力大有裨益,同時我們正在與賽靈思展開緊密合作,將該技術(shù)應(yīng)用到我們的OpenPOWER產(chǎn)品設(shè)計中?!?/p>

  首款針、C和C++的架構(gòu)優(yōu)化編譯器

  的架構(gòu)優(yōu)化編譯器相對CPU或GPU,單位功耗性能提高達25倍,相對其它FPGA解決方案,性能和資源效率提高3倍。SDAccel采用了已被1,000多名程序員廣泛使用的基礎(chǔ)編譯器技術(shù)。SDAccel充分利用該編譯器的功能,使軟件開發(fā)人員能夠利用新的或現(xiàn)有的OpenCL、C和C++ 代碼創(chuàng)建高性能加速器,并針對計算搜索、圖像識別、機器學(xué)習(xí)、編碼轉(zhuǎn)換、存儲壓縮和加密等各種數(shù)據(jù)中心應(yīng)用中的存儲器、數(shù)據(jù)流和流水線技術(shù)進行了精心優(yōu)化。

  在FPGA上首次實現(xiàn)完全類似CPU/GPU的開發(fā)體驗

  借助SDAccel,開發(fā)人員能夠使用其熟悉的工作流程優(yōu)化應(yīng)用,而且即便之前沒有FPGA使用經(jīng)驗,也能受益于FPGA平臺的優(yōu)勢。集成設(shè)計環(huán)境(IDE)不僅可提供編碼模板和軟件庫,而且還能對各種開發(fā)目標進行編譯、調(diào)試和特性分析,如在X86平臺上仿真、使用快速仿真進行性能驗證以及在FPGA處理器上進行本地執(zhí)行等。IDE可在數(shù)據(jù)中心用FPGA平臺上執(zhí)行應(yīng)用。該平臺配套提供面向所有支持開發(fā)目標的自動儀器插入功能。此外,SDAccel還經(jīng)過精心設(shè)計,使CPU/GPU開發(fā)人員能夠輕松將其應(yīng)用遷移到FPGA上,同時還可在他們熟悉的工作流程中維護和復(fù)用OpenCL、C和C++代碼。

  綜合全面的SDAccel環(huán)境包括編程器用IDE、基于C語言的FPGA優(yōu)化庫,以及數(shù)據(jù)中心用現(xiàn)成商用(COTS)平臺。

  SDAccel庫包括用于高性能低功耗實現(xiàn)方案的內(nèi)置OpenCL函數(shù)、DSP、視頻以及線性代數(shù)庫。針對特定領(lǐng)域加速,賽靈思聯(lián)盟合作成員Auviz Systems提供了精心優(yōu)化的OpenCV和BLAS OpenCL兼容型軟件庫。原有的COTS成員包括Alpha Data、Convey、Pico Computing,預(yù)計2015年年初還將增加更多成員。

  在FPGA上首次實現(xiàn)完全與CPU/GPU的運行時間體驗

  只有SDAccel能夠支持帶有多個程序和類似CPU / GPU按需可加載計算單元的應(yīng)用。與CPU/GPU類似,SDAccel對于FPGA解決方案的獨特之處,在于能夠保持程序轉(zhuǎn)換過程中的系統(tǒng)正常工作。SDAccel是業(yè)界唯一能夠創(chuàng)建可在應(yīng)用運行過程中加載新加速器內(nèi)核的FPGA計算單元的環(huán)境。 在整個應(yīng)用執(zhí)行過程中,存儲器、以太網(wǎng)、PCIe?和性能監(jiān)控器等關(guān)鍵系統(tǒng)接口和功能均保持工作狀態(tài)。即時可重配置的計算單元可讓多個應(yīng)用共享FPGA加速器。例如通過對運行系統(tǒng)編程,可支持圖像搜索、視頻轉(zhuǎn)碼和圖像處理之間的切換。

  供貨情況

  賽靈思在美國新奧爾良市舉行的2014國際超算大會上實時演示了SDAccel產(chǎn)品。如需了解更多SDAccel早期試用版的功能,敬請聯(lián)系本地的銷售代表。如欲了解更多詳情,敬請訪問:china.xilinx.com/sdaccel。

  該產(chǎn)品基于已發(fā)布的Khronos規(guī)范,有望通過Khronos一致性測試過程。如欲了解有關(guān)當前的一致性測試狀態(tài),敬請訪問:www.khronos.org/conformance。



關(guān)鍵詞: Xilinx 對OpenCL SDAccel

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉