新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > PCB設(shè)計(jì):如何減少錯(cuò)誤并提高效率

PCB設(shè)計(jì):如何減少錯(cuò)誤并提高效率

作者: 時(shí)間:2015-01-29 來(lái)源:網(wǎng)絡(luò) 收藏

  為了驗(yàn)證連接關(guān)系并執(zhí)行整體檢查,使用了原理圖仿真。原理圖仿真由原理圖創(chuàng)建、測(cè)試平臺(tái)創(chuàng)建和仿真組成。

本文引用地址:http://butianyuan.cn/article/269192.htm

  在測(cè)試平臺(tái)創(chuàng)建過(guò)程中,將有激勵(lì)信號(hào)給到必要的輸入端,然后在感興趣的信號(hào)點(diǎn)觀察輸出結(jié)果。

  可以通過(guò)將探針連接到待觀察節(jié)點(diǎn)實(shí)現(xiàn)上述過(guò)程。節(jié)點(diǎn)電壓和波形可以指示原理圖有沒有錯(cuò)誤。所有信號(hào)連接都會(huì)得到自動(dòng)檢查。

  

 

  圖4:原理圖測(cè)試平臺(tái)和各個(gè)節(jié)點(diǎn)的仿真值。

  讓我們看一下上面這張圖的一個(gè)局部,其中探測(cè)的節(jié)點(diǎn)和電壓清晰可見:

  

 

  因此在仿真的幫助下,我們可以直接觀察結(jié)果,確認(rèn)原理圖是否正確。另外,通過(guò)仔細(xì)調(diào)節(jié)激勵(lì)信號(hào)或元件值還可以實(shí)現(xiàn)設(shè)計(jì)更改的調(diào)查。因此原理圖仿真可以節(jié)省設(shè)計(jì)和檢查人員的大量時(shí)間,并且增加設(shè)計(jì)正確性的機(jī)會(huì)。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: PCB 電路板

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉