新聞中心

EEPW首頁 > EDA/PCB > 牛人業(yè)話 > ISE時序約束筆記3——Global Timing Constraints

ISE時序約束筆記3——Global Timing Constraints

作者: 時間:2015-02-06 來源:電子產(chǎn)品世界 收藏

  問題思考

本文引用地址:http://butianyuan.cn/article/269608.htm

  哪些路徑是由CLK1進(jìn)行周期約束?

  哪些路徑是由pad-to-pad進(jìn)行約束?

  

點擊看大圖

 

  OFFSET約束

  OFFSET約束覆蓋以下路徑:

  ——從input pads到同步單元(OFFSET IN)

  ——從同步單元到output pads(OFFSET OUT)

  

點擊看大圖

 

  OFFSET約束特性

  OFFSET約束自動計算時鐘分布延時

  1. 提供最準(zhǔn)確的時序信息

  2. 大量增加輸入信號到達(dá)同步單元的時間(時鐘和數(shù)據(jù)路徑并行)

  3. 大量減少輸出信號到達(dá)輸出管腳的時間(時鐘和數(shù)據(jù)路徑先后)

  OFFSET約束也可以解釋時鐘輸入抖動——使用抖動確定關(guān)聯(lián)的周期約束

  時鐘延時

  數(shù)據(jù)路徑延時和時鐘分布延時都需要在OFFSET計算中使用到

  ——OFFSET IN = T_data_in – T_clk_in

  ——OFFSET OUT = T_data_out + T_clk_out

  

點擊看大圖


關(guān)鍵詞: ISE 時序約束

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉