新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 牛人業(yè)話 > ISE時(shí)序約束筆記4——Global Timing Constraints

ISE時(shí)序約束筆記4——Global Timing Constraints

作者: 時(shí)間:2015-02-11 來源:網(wǎng)絡(luò) 收藏

  問題思考

本文引用地址:http://butianyuan.cn/article/269803.htm

  在這個(gè)電路中哪些路徑是由OFFSET IN 和 OFFSET OUT來約束的?

  

點(diǎn)擊看大圖

 

  問題解答:

  ——OFFSET IN:PADA to FLOP and PADB to RAM

  ——OFFSET OUT:LATCH to OUT1, LATCH to OUT2, and RAM to OUT1

  問題思考

  下面給出的系統(tǒng)框圖里,你將給出什么樣的約束值以使系統(tǒng)能夠跑到100MHz?

  ——假設(shè)在下面的器件之間沒有時(shí)鐘偏斜

  

點(diǎn)擊看大圖

 

  問題解答:

  PERIOD = 10 ns , OFFSET IN (BEFORE) = 7 ns and OFFSET OUT (AFTER) = 8 ns

  

點(diǎn)擊看大圖

 

  小結(jié)

  1. 性能期望和相關(guān)聯(lián)

  2. 周期約束覆蓋同步單元之間的延時(shí)路徑

  3. OFFSET約束覆蓋從輸入管腳到同步單元和從同步單元到輸出管腳之間的延時(shí)路徑



關(guān)鍵詞: ISE 時(shí)序約束

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉