新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > XILINX推出獲獎的簡化嵌入式系統(tǒng)設計

XILINX推出獲獎的簡化嵌入式系統(tǒng)設計

作者: 時間:2005-03-19 來源: 收藏
    公司今天宣布推出針對平臺FPGA嵌入式處理設計的Platform Studio工具套件7.1i版。這款新版工具利用新推出的Xilinx Virtex -4 FX器件中突破性的嵌入式功能可簡化開發(fā)過程。Xilinx Virtex -4 FX器件擁有業(yè)界唯一的嵌入式雙PowerPC™處理器和用于加快處理功能的創(chuàng)新的輔助處理器單元(APU)控制器。7.1i版集成了FPGA設計中前所未有的多種增強型使用功能和新特性,可進一步簡化、概括和加快嵌入式系統(tǒng)的開發(fā)。
    Platform Studio可自動完成用戶定義的代替專用軟件算法的硬件協(xié)處理模塊的配置工作。作為PowerPC 405處理器的擴展,這些硬件加速功能可以減輕CPU的負擔,分流要求高的計算任務。利用APU控制器及其高吞吐能力接口所提供的處理器和FPGA間的直接耦合,可以大大簡化利用硬件和軟件同步進行的靈活的設計劃分,并提升總體系統(tǒng)性能。新推出的7.1i套件還包括了系統(tǒng)特性圖示和分析工具,可幫助FPGA硬件優(yōu)化性能并加快設計。 
    智能化工具加快開發(fā)過程
    不斷加強其“平臺級”(Platform-Aware)工具,旨在將過去由于手工操作而造成的耗時和易出錯的設計流程自動化?,F(xiàn)在,設計中出現(xiàn)的錯誤可直接溯源到生成設計的源文件,例如,顯示和高亮顯示C代碼或軟件和硬件技術規(guī)格。用戶也可選擇立即查詢www.xilinx.com上提供的在線“解答記錄”(Answer Records)。
7.1i版的Platform Studio SDK(Software Development Kit)基于Eclipse的設計圖示和分析工具提供了軟件運行的不同視圖,包括功能調(diào)用和執(zhí)行時間的視圖, 可迅速確定性能瓶頸。因而,客戶可以將寶貴的項目開發(fā)時間和工程資源集中于功能創(chuàng)新和性能優(yōu)化。 
    此外, 7.1i版也簡化了全面設計數(shù)據(jù)表的生成, 增強了自動生成外設應用測試代碼以及自動設置仿真環(huán)境等功能。利用7.1版軟件,用戶還可以創(chuàng)建和輸入IP內(nèi)核,并生成可被開發(fā)工具下拉菜單選項識別的常規(guī)電路板描述,因而能更好地控制設計的再利用。
平臺、價格和供貨
    Platform Studio 7.1i支持Xilinx Virtex-4、Virtex-II Pro、Virtex-II Pro X 和Spartan-3 系列平臺FPGA器件中PowerPC硬處理器和MicroBlaze軟處理器的設計?,F(xiàn)即可供應支持下列操作系統(tǒng)平臺的產(chǎn)品:Windows® 2000 SP2, SP3, SP4 和 XP SP1, SP2, Solaris® 2.8/5.8 和 2.9/5.9,以及Linux® Red Hat® Enterprise 3.0。  
    在新推出的Xilinx嵌入式開發(fā)套件(EDK)7.1i版中,整個工具套件方便地附帶了一個計算IP庫、軟件驅(qū)動器、文檔、參考設計和MicroBlaze軟處理器IP內(nèi)核。該套件在美國的零售價為495美元。它還包含了Xilinx集成軟件環(huán)境(ISE)7.1i版邏輯工具、ChipScope Pro硬件調(diào)試器和合作伙伴工具評估版本。


關鍵詞: 賽靈思

評論


相關推薦

技術專區(qū)

關閉