新聞中心

EEPW首頁 > 汽車電子 > 設(shè)計(jì)應(yīng)用 > 降低FPGA功耗的設(shè)計(jì)

降低FPGA功耗的設(shè)計(jì)

——
作者: 時(shí)間:2007-07-20 來源:中電網(wǎng) 收藏

  使用這些設(shè)計(jì)技巧和ISE功能分析工具來控制

  新一代 的速度變得越來越快,密度變得越來越高,邏輯資源也越來越多。那么如何才能確保不隨這些一起增加呢?很多設(shè)計(jì)抉擇可以影響系統(tǒng)的,這些抉擇包括從顯見的器件選擇到細(xì)小的基于使用頻率的狀態(tài)機(jī)值的選擇等。

  為了更好地理解本文將要討論的設(shè)計(jì)技巧為什么能夠節(jié)省功耗,我們先對功耗做一個(gè)簡單介紹。

  功耗包含兩個(gè)因素:動(dòng)態(tài)功耗和靜態(tài)功耗。動(dòng)態(tài)功耗是指對器件內(nèi)的容性負(fù)載充放電所需的功耗。它很大程度上取決于  頻率、電壓和負(fù)載。這三個(gè)變量中的每個(gè)變量均在您的某種控制之下。

  動(dòng)態(tài)功耗 = 電容

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉