新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Maxim推出可提供全運(yùn)營級時(shí)鐘同步的IC DS3104

Maxim推出可提供全運(yùn)營級時(shí)鐘同步的IC DS3104

——
作者: 時(shí)間:2007-08-22 來源:EEPW 收藏

推出業(yè)界第一款可提供全運(yùn)營級時(shí)鐘同步的 ,適用于新型同步以太網(wǎng)(SyncE)線卡以及SONET/SDH/SyncE混合線卡。這一新型線卡時(shí)鐘采用經(jīng)過驗(yàn)證的基于DSP的數(shù)字PLL (DPLL)技術(shù)(首先用于高度集成的DS3100單片時(shí)鐘卡),適合于下一代電信系統(tǒng)。

的關(guān)鍵創(chuàng)新之處在于包含了兩路獨(dú)立的DPLL,可以實(shí)現(xiàn)以太網(wǎng)時(shí)鐘速率和SONET/SDH速率之間的雙向頻率轉(zhuǎn)換,并且完全支持1G、10G以及100M以太網(wǎng)MII時(shí)鐘速率。應(yīng)用范圍包括多種有線和無線系統(tǒng)(包括ADM、數(shù)字交叉連接、運(yùn)營級交換機(jī)和路由器、無線基站、DSLAM和多服務(wù)器接入節(jié)點(diǎn))的線卡以及其他子系統(tǒng)。

持續(xù)監(jiān)視多達(dá)八路輸入時(shí)鐘。內(nèi)置的基準(zhǔn)選擇邏輯自動確定最高優(yōu)先級,分別使能兩路DPLL的輸入時(shí)鐘。

主DPLL通常由雙冗余時(shí)鐘卡獲取系統(tǒng)時(shí)鐘(例如,19.44MHz),同時(shí)監(jiān)視兩路時(shí)鐘卡,選取并鎖定,從而在線卡上將其同步至所需的各種時(shí)鐘(例如,1G SyncE發(fā)送器的125MHz)。主DPLL還具有無過沖切換以及線卡所需的保持功能。次DPLL通常用于轉(zhuǎn)換已恢復(fù)線卡時(shí)鐘(例如,1G SyncE接收器的125MHz)至合適的背板線路時(shí)鐘(例如,19.44MHz),并送到兩路系統(tǒng)時(shí)鐘卡。各個(gè)DPLL緊跟著時(shí)鐘倍頻器、抖動抑制APLL以及分頻器,可向七路輸出時(shí)鐘提供多種時(shí)鐘頻率。

DS3104具有非常靈活的時(shí)鐘I/O功能。器件可提供八路時(shí)鐘輸入,并且各路輸入均可以被分配到兩路內(nèi)部DPLL中的任意一個(gè)。器件持續(xù)監(jiān)控所有輸入的品質(zhì),并且可以根據(jù)配置的標(biāo)準(zhǔn)自動篩選。其中四路時(shí)鐘輸入為CMOS/TTL;其他四路為LVDS/LVPECL或CMOS/TTL。8路時(shí)鐘輸入可接收所有常見電信時(shí)鐘速率,包括2kHz、8kHz、DS1、E1、DS2、DS3、E3、OC-3Nx19.44MHz,以及全部以太網(wǎng)MII時(shí)鐘速率(包括25MHz、125MHz以及156.25MHz)。時(shí)鐘輸入還可以接收2kHz的倍頻(最高至77.76MHz)以及8kHz的倍頻(最高至155.52MHz),使輸入與其他各種工業(yè)時(shí)鐘,包括13MHz和30.72MHz基站時(shí)鐘以及來自GPS接收器的10MHz時(shí)鐘兼容。

DS3104的DPLL可以直接鎖定至各種常用的電信頻率。DPLL還可以通過輸入分頻器鎖定到直接鎖定頻率的整數(shù)倍。DPLL帶寬可編程為1Hz至600Hz,并且具有多種阻尼系數(shù)。主DPLL可以選擇采用相位構(gòu)建技術(shù),當(dāng)主系統(tǒng)時(shí)鐘失效時(shí),可以無過沖切換至次系統(tǒng)時(shí)鐘。這種情況下,即使器件通過沒有溫度補(bǔ)償?shù)牧畠r(jià)晶振同步,輸出時(shí)鐘相移通常低于納秒。主DPLL具有精確的數(shù)字保持模式,當(dāng)系統(tǒng)時(shí)鐘基準(zhǔn)失效或者沒有接入時(shí)用于維持輸出時(shí)鐘。

DS3104可以同時(shí)產(chǎn)生總共七路輸出時(shí)鐘頻率,加上2kHz和8kHz的幀脈沖。各路輸出時(shí)鐘可以被鎖頻至任意一路DPLL,實(shí)現(xiàn)最大的靈活性。對于SONET/SDH/SyncE混合線卡,器件可以同時(shí)產(chǎn)生SONET/SDH速率(例如,155.52MHz)、1G以太網(wǎng)GMII時(shí)鐘速率(125MHz)以及10G以太網(wǎng)XGMII時(shí)鐘速率(156.25MHz或312.5MHz)。所有速率均可以通過主DPLL頻率鎖定到選定的系統(tǒng)時(shí)鐘。所有七路輸出時(shí)鐘,其中三路為CMOS/TTL,兩路為LVDS/TTL以及兩路雙CMOS/TTL和LVDS/LVPECL。輸出時(shí)鐘具有與輸入時(shí)鐘相同的頻率,加上高達(dá)12.5MHz的差分時(shí)鐘速率。此外,可編程同步引擎可以產(chǎn)生2kHz的倍頻(最高至77.76MHz),以及8kHz的倍頻(最高至311.04Mhz),以及很多其他所需的頻率。



DS3104已經(jīng)開始供貨。器件帶有SPI™串行總線接口,采用81引腳、10mm x 10mm BGA封裝。器件還可以選擇5/6以及全RoHS兼容封裝。該器件工作在-40

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)


評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉