新聞中心

EEPW首頁(yè) > 元件/連接器 > 學(xué)習(xí)方法與實(shí)踐 > 什么是上拉和下拉電阻、作用及選型

什么是上拉和下拉電阻、作用及選型

——
作者: 時(shí)間:2007-09-03 來(lái)源: 收藏

  是指:將某電位點(diǎn)采用與電源VDD相連的。比如,LM339比較器的輸出端在輸出高電平時(shí),輸出端是懸空的(集電極輸出),采用可以將電源電壓通過(guò)該電阻向負(fù)載輸出電流,而輸出端低電平時(shí),輸出端對(duì)地短接。就是在某電位點(diǎn)用電阻與地相連的電阻。如果某電位點(diǎn)有下拉和就組成了分壓電路,此時(shí),電阻又叫分壓電阻。

作用

  1、當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般3.5V), 這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

  2、OC門(mén)電路必須加上拉電阻,以提高輸出的高電平值。

  3、為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。

  4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗, 提供泄荷通路。

  5、芯片的管腳加上拉電阻來(lái)提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。

  6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。

  7、長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上是電阻匹配,有效的抑制反射波干擾。

上拉電阻阻值的選擇原則包括:

  1、從節(jié)約功耗及芯片的灌電流能力考慮應(yīng)當(dāng)足夠大;電阻大,電流小。

  2、從確保足夠的驅(qū)動(dòng)電流考慮應(yīng)當(dāng)足夠小;電阻小,電流大。

  3、對(duì)于高速電路,過(guò)大的上拉電阻可能邊沿變平緩。綜合考慮 以上三點(diǎn),通常在1k到10k之間選取。

  對(duì)也有類(lèi)似道理

光敏電阻相關(guān)文章:光敏電阻工作原理




評(píng)論


技術(shù)專(zhuān)區(qū)

關(guān)閉