新聞中心

EEPW首頁 > 汽車電子 > 設(shè)計(jì)應(yīng)用 > 用FPGA實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離的高精度傳輸

用FPGA實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離的高精度傳輸

——
作者: 時間:2007-10-16 來源:單片機(jī)及嵌入式系統(tǒng)應(yīng)用 收藏

  1 意義

  簡單的多機(jī)間通信在我們的設(shè)計(jì)中很普遍,一般情況下距離很短,不會超過百十m,因此僅采用雙絞線加RS232或RS485標(biāo)準(zhǔn)就可以有效。但有時多機(jī)之間的距離也會很遠(yuǎn),如我們所設(shè)計(jì)的一個氣象項(xiàng)目,就要求子站遍布在基站1km范圍內(nèi)。因此在考慮成本、不增加很多設(shè)備的前提下,有效防止噪聲干擾,保證子站與基站的高精確就很重要。

  

  通常多機(jī)短距通信中,可以在收發(fā)端加入奇校驗(yàn)、累加和校驗(yàn)等出錯就重發(fā)的防噪聲措施;但以上措施都只能檢錯,不能糾錯,也就是說傳輸過程中不能容錯。在遠(yuǎn)距離、干擾大、出錯概率非常高的情況下,單純的出錯就重發(fā)措施會失去工作效率和意義。因此,我們需要一種能容錯的數(shù)據(jù)傳輸方式,就要對數(shù)據(jù)編碼。因此,不同傳輸環(huán)境的噪聲性質(zhì)不相同,對應(yīng)的編碼方式也不一樣,所以我們設(shè)計(jì)編碼時強(qiáng)調(diào)更多位的糾錯冗余,以適合較多的環(huán)境,但相應(yīng)地就降低了傳輸速率。另外,出于通用性和簡易性的考慮,我們的設(shè)計(jì)應(yīng)可直接加載于原有的有線或無線通信系統(tǒng)上,除數(shù)據(jù)連線外,不需對原有系統(tǒng)做任何改變。

  在此,我們采用了交錯編碼技術(shù)來增加數(shù)據(jù)傳輸過程的容錯能力

  。編解碼設(shè)備插入加載到通信系統(tǒng)原來的數(shù)據(jù)收發(fā)端口。因此,微處理器要發(fā)送的數(shù)據(jù)由原先的直接經(jīng)發(fā)送端(無線通信為調(diào)制器和發(fā)送器)發(fā)送,變?yōu)橄冉?jīng)編碼設(shè)備編碼,然后再經(jīng)原有的發(fā)送端發(fā)送;同理,接收端(無線通信為接收器和解調(diào)器)收到信息,經(jīng)解碼設(shè)備解碼出數(shù)據(jù),再傳送給微處理器。

  2 設(shè)計(jì)方案

  為適應(yīng)多種信道,要求我們的設(shè)計(jì)能同時糾隨機(jī)錯和突發(fā)錯,并且能有多位的糾錯冗余。因此,我們基于常用的卷積碼和循環(huán)碼特性,自定義一種簡單的線性分組碼作為糾錯編碼,以便我們刻意去提高糾錯的位數(shù)。同時我們采用交錯發(fā)送技術(shù)來提高糾突發(fā)錯能力,并利用去實(shí)現(xiàn)該方案。

  

  (1)方案的應(yīng)用范圍

  我們所設(shè)計(jì)的方案用于遠(yuǎn)距離的多機(jī)通信。根據(jù)實(shí)際經(jīng)驗(yàn),本方案默認(rèn)微處理器收發(fā)的數(shù)據(jù)為8位并行數(shù)據(jù)+1位同步時鐘,因此提供8位數(shù)據(jù)線和1位同步線。對于串口,則可增加串行轉(zhuǎn)換的移位寄存器來轉(zhuǎn)化。

  

  (2)方案的實(shí)現(xiàn)

  方案的實(shí)現(xiàn)如圖1所示。

  ①在子站、基站的收發(fā)端口與微處理器之間分別加入相應(yīng)的編解碼設(shè)備,使得子站與基站間傳輸?shù)臄?shù)據(jù)先經(jīng)過編解碼再傳輸,以達(dá)到增強(qiáng)容錯的能力。

 ?、谟脦Y(jié)構(gòu)實(shí)現(xiàn)碼字的交錯。

  ③遠(yuǎn)距離傳輸,收發(fā)端最好選用同步方式,但這不是本設(shè)計(jì)的內(nèi)容,不予以討論。

  

  3)基于精度,對數(shù)據(jù)的每一位單獨(dú)編碼

  實(shí)際應(yīng)用中,對數(shù)據(jù)精確的定義并非數(shù)據(jù)的完全重合,而是要求某一個精度。完全重合只對用做標(biāo)志的數(shù)據(jù)有意義,對單純計(jì)算用的數(shù)據(jù)并沒有必要?;诰纫?,顯然一個數(shù)據(jù)信息的高位對精度影響遠(yuǎn)比低位大(如:FFH,當(dāng)最高位出錯變?yōu)?FH時,精度變化最大,而最低位出錯變?yōu)镕EH時,精度變化最小)。因此,我們并沒有對8位數(shù)據(jù)信息進(jìn)行整體編碼,而是逐位分開進(jìn)行編碼:高數(shù)據(jù)位,采用更長的編碼,以保證更高的正確率;低數(shù)據(jù)位,則可采用較短的編碼,兼顧效率和設(shè)備容量。具體編碼如表1所列。

  

  對8個位遠(yuǎn)逐位編碼,8個生成矩陣為1維矢量。因此用實(shí)現(xiàn)編碼時,采用查表法更方便,如表2所列。

  

  之所以選用010等作為碼字,是因?yàn)?1相間在組合為幀發(fā)送時,可以減少連0或連1的出現(xiàn)概率。

  (4)幀結(jié)構(gòu)實(shí)現(xiàn)交錯發(fā)送技術(shù)

  為糾突發(fā)錯,碼字要按交錯格式發(fā)送。因此,用幀實(shí)現(xiàn)碼字的交錯,數(shù)據(jù)發(fā)端按幀發(fā)送,數(shù)據(jù)收端按幀解碼。8個碼字共48位(6字節(jié)),加幀頭2字節(jié),所以,幀為8字節(jié)。為說明幀結(jié)構(gòu),暫以字母表示碼字各位:

  碼字0:a2a1a0; 碼字3:d4d3d2ed1d0;

  碼字1:b2b1b0; 碼字4:e6e5e4e3e2e1e0;

  碼字2:c4c3c2c1c0; 碼字5:f6f5f4f3f2f1f0;

  碼字6:g8g7g6g5g4g3g2g1g0;

  碼字7:h8h7h6h5h4h3h2h1h0;

  幀結(jié)構(gòu)如表3所列。

  

  

  利用幀頭1和幀頭2的重合特點(diǎn)來檢測幀頭,因?yàn)榇a字交錯發(fā)送時相鄰兩字節(jié)對應(yīng)位基本01相間的。由表3可得,第3字節(jié)到第8字節(jié),相鄰字節(jié)至少有6位不相同。因此可借用漢明距的糾錯思想,認(rèn)為幀頭1和2不重合的位在2位以內(nèi),則表示正確收到幀頭。

  3 實(shí)現(xiàn)設(shè)計(jì)

  (1)單工條件下的實(shí)現(xiàn)

  用兩塊FPGA分別實(shí)現(xiàn)編碼器和解碼器。按前面的編解碼原理,編碼器接收子站8位信息和1位同步,輸出8字節(jié)



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉