新聞中心

EEPW首頁 > 消費(fèi)電子 > 低功耗模擬前端電路設(shè)計(jì)

低功耗模擬前端電路設(shè)計(jì)

——
作者: 時(shí)間:2008-01-11 來源:電子產(chǎn)品世界 收藏

  超低功耗、高集成的模擬前端芯片MAX5865是針對(duì)便攜式通信設(shè)備例如手機(jī)、PDA、WLAN以及3G無線終端而設(shè)計(jì)的,芯片內(nèi)部集成了雙路8位接收ADC和雙路10位發(fā)送DAC,可在40Msps轉(zhuǎn)換速率下提供超低功耗與更高的動(dòng)態(tài)性能。芯片中的ADC模擬輸入放大器為全差分結(jié)構(gòu),可以接受1VP-P滿量程信號(hào);而DAC模擬輸出則是全差分信號(hào),在1.4V共模電壓下的滿量程輸出范圍為400mV。利用兼容于SPITM和MICROWIRETM的3線串行接口可對(duì)工作模式進(jìn)行控制,并可進(jìn)行電源管理,同時(shí)可以選擇關(guān)斷、空閑、待機(jī)、發(fā)送、接收及收發(fā)模式。通過3線串口將器件配置為發(fā)送、接收或收發(fā)模式,可使MAX5865工作在FDD或TDD系統(tǒng)。在TDD模式下,接收與發(fā)送DAC可以共用數(shù)字總線,并可將數(shù)字I/O的數(shù)目減少到一組10位并行多路復(fù)用總線;而在FDD模式下,MAX5865的數(shù)字I/O可以被配置為18位并行多路復(fù)用總線,以滿足雙8位ADC與雙10位DAC的需要。

1 MAX5865的工作原理

 

  圖1所示為MAX5865內(nèi)部結(jié)構(gòu)原理框圖,其中,ADC采用七級(jí)、全差分、流水線結(jié)構(gòu),可以在低功耗下進(jìn)行高速轉(zhuǎn)換。每半個(gè)時(shí)鐘周期對(duì)輸入信號(hào)進(jìn)行一次采樣。包括輸出鎖存延時(shí)在內(nèi),通道I的總延遲時(shí)間為5個(gè)時(shí)鐘周期,而通道Q則為5.5個(gè)時(shí)鐘周期,圖2給出了ADC時(shí)鐘、模擬輸入以及相應(yīng)輸出數(shù)據(jù)之間的時(shí)序關(guān)系。ADC的滿量程模擬輸入范圍為VREF,共模輸入范圍為VDD/2

電容式觸摸屏相關(guān)文章:電容式觸摸屏原理


關(guān)鍵詞:

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉