新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 新品快遞 > Cadence與UMC推出65納米低功耗參考設(shè)計流程

Cadence與UMC推出65納米低功耗參考設(shè)計流程

作者: 時間:2008-06-12 來源:電子產(chǎn)品世界 收藏

  全球電子設(shè)計創(chuàng)新企業(yè)設(shè)計系統(tǒng)公司 (NASDAQ: CDNS)與領(lǐng)先的全球半導(dǎo)體晶圓廠 (NYSE: , TSE: 2303)今天宣布推出基于通用功率格式()的參考設(shè)計流程,面向 65納米工藝。該參考流程讓客戶能夠在使用UMC的套件時實(shí)現(xiàn)最佳的65納米設(shè)計,該套件中包含了基于的庫和其他知識產(chǎn)權(quán)。

本文引用地址:http://www.butianyuan.cn/article/84068.htm

  這種65納米低功耗參考流程使用UMC的“”測試芯片作為參考設(shè)計。是一個開放源碼的32位RISC微處理器內(nèi)核,含有其它復(fù)雜元件包括SRAM。這種芯片被分成多個電壓域,使用低功耗解決方案進(jìn)行設(shè)計、驗(yàn)證、實(shí)現(xiàn)與分析。經(jīng)過Leon測試芯片證明,該65納米參考設(shè)計流程與UMC低功耗工具包的結(jié)合能夠在提高效率的同時管理設(shè)計復(fù)雜性、縮短上市時間并降低制造風(fēng)險。

  該UMC 65納米低功耗參考設(shè)計流程重點(diǎn)突出了低功耗解決方案的一些主要性能,包括 Cadence Incisive® 統(tǒng)一模擬器進(jìn)行門級低功耗模擬;Cadence Encounter® RTL Compiler進(jìn)行合成、低功耗與DFT單元插入;Encounter Conformal Low Power進(jìn)行等效驗(yàn)證與低功耗設(shè)計實(shí)現(xiàn)檢查;用于ATPG的Encounter Test;用于區(qū)塊配置、功率規(guī)劃和布局與繞線的 SoC Encounter RTL-to-GDSII系統(tǒng);用于時序和SI簽收的Encounter Timing System;Cadence QRC Extraction;用于靜態(tài)功率與IR分析的VoltageStorm® PE;和功率提升時對突波電流進(jìn)行動態(tài)分析的VoltageStorm DG 與 Virtuoso® UltraSim。此外,UMC的低功耗套件,包括其對應(yīng)的庫,被確認(rèn)為參考設(shè)計流程開發(fā)的一部分。

  “我們正在與Cadnece緊密合作,解決設(shè)計師在65納米下面臨的復(fù)雜設(shè)計問題,同時通過綜合的低功耗解決方案實(shí)現(xiàn)更快的量產(chǎn)化,”UMC的設(shè)計方法學(xué)副總裁錢達(dá)生(Darsun Tsien)說。“通過我們與Cadence的長期合作,我們能夠?yàn)樵O(shè)計師提供經(jīng)過驗(yàn)證的低功耗技術(shù),管理功耗問題并實(shí)現(xiàn)大膽的快速上市目標(biāo)。”

  “這種基于CPF的流程是Cadence與UMC共同合作的成果,加快了低功耗設(shè)計的實(shí)現(xiàn),”Cadence前鋒倡議與IC數(shù)字部門全球副總裁徐季平(Chi-Ping Hsu)說。“UMC工藝技術(shù)與Cadence低功耗解決方案的結(jié)合為我們的共同客戶提供了實(shí)現(xiàn)大膽項(xiàng)目目標(biāo)的能力,同時能夠在整個設(shè)計過程中保持低功耗目標(biāo)。”

  供應(yīng)情況

  該參考流程套件包含設(shè)計資源、執(zhí)行腳本、一本操作說明書和一本全面的工作手冊。該65納米低功耗參考設(shè)計流程將于2008年7月通過UMC銷售部門提供。



關(guān)鍵詞: Cadence UMC 低功耗 Leon CPF

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉