新聞中心

EEPW首頁 > 測試測量 > 設計應用 > 采用混合信號控制器進行混合工作

采用混合信號控制器進行混合工作

——
作者: 時間:2005-10-14 來源: 收藏

  為了在相同的系統(tǒng)中滿足高性能模擬與低成本數(shù)字控制這對相互矛盾的要求,我們在許多電池供電的嵌入式測量應用中均采用了專門針對應用設計的模擬前端 (AFE) 電路與分離數(shù)字微控制器 (MCU) 相結合的辦法。這種提取并將模擬功能集成到特殊電路中的辦法既優(yōu)化了專門的功能集,又實化了系統(tǒng)通用的數(shù)字控制。但是,隨著現(xiàn)代深亞微米硅技術的到來,通常其最低量產(chǎn)為 10 萬單位,一套掩模的一次性工程設計成本 (NRE) 接近 100 萬美元,加上設計超大型的定制電路有風險,而且也面臨著加快產(chǎn)品上市時間的壓力,因此專門定制的解決方案對除了用于少數(shù)高容量應用之外,在其他情況下都是不現(xiàn)實的。
  目前的趨勢不是采用定制的 AFE,而是采用針對具體應用的標準產(chǎn)品 (ASSP),在低成本、可重復使用的系統(tǒng)中平衡了高性能模擬、低成本數(shù)字控制并縮短投放市場的時間等多項要求。ASSP 作為優(yōu)化的外設提供了可配置的模擬特性,而設備其他部分則作為可重復使用的功能實施,可跨越許多平臺共享??扉W微控制器單元 (MCU) 是共享功能的主機與解決方案。快閃 MCU 的集成功能顯示于 圖1 的 MSP430FG43x 中。除了作為計時器及串行端口等數(shù)字外設的完全配套之外,我們現(xiàn)在還可以在單一的 ASSP 上集成高精度模數(shù)轉換器 (ADC)、數(shù)模轉換器 (DAC)、運算放大器 (OA)、電源電壓監(jiān)控器 (SVS) 以及液晶顯示驅動程序等。利用基于快閃 MCU 的 ASSP,設計工程師不必再為高風險完全定制硬件實施集中投入其資源,而是可以開發(fā)靈活的、可編程的功能,并能快速地將其投放市場。
  典型的混合信號 MCU 解決方案
  ASSP可在其中發(fā)揮很好作用的混合信號應用常見實例就是手持式醫(yī)療設備。典型的手持式醫(yī)療設備要求精確的傳感器接口電路、用戶顯示、日歷功能、非易失性存儲器、通信特性、電源管理以及可編程的快閃 MCU 等。圖2 顯示了現(xiàn)代單片血糖測量儀的結構圖。
  我們用生物催化劑試件測量小血樣的葡萄糖含量。應用血樣時,應用參考電壓將試件生成的電子轉化為電流。用于試件的參考電壓從混合信號快閃 MCU 的兩個內(nèi)部 12 位 DAC 之一提供。生物催化劑產(chǎn)生的電流很小,其范圍在 uA 再降至 nA 之內(nèi)。為了將傳感器的小電流輸出轉化為電壓,我們采用其中的一個集成運算放大器實施互阻抗功能。運算放大器的輸出放大至一定的范圍時,可由采用反饋電阻器的嵌入式 12 位 ADC測量。
  試件的化學反應是溫度敏感型的,而測量周期可能長達 30 秒,這也使情況復雜化。例如,血樣可能在溫暖的環(huán)境中放在試件上,比如在用戶的家中,而轉換結果則是在外部冬天的環(huán)境中完成的。有鑒于此,必須在測量周期開始與結束時測量溫度,而如果二者之間溫差太大,那么測試結果就會作廢,應當提醒用戶注意到這種情況。我們采用嵌入式 12 位 ADC 中的集成溫度傳感器測量溫度。
  用戶或用戶的醫(yī)師常常記錄測量日志,下載后存入 PC 進行分析。數(shù)據(jù)日志記錄是采用快閃 MCU 的主要原因。由于快閃是系統(tǒng)內(nèi)可編程的 (ISP),因而快閃的一部分用于數(shù)據(jù)存儲,不再需要外部數(shù)據(jù)存儲器。先進的嵌入式快閃可進行高達 10 萬次擦寫操作與再編程,其壽命比設備壽命還長。
  管理系統(tǒng)電源的基本要求
  與任何其他的電池供電設備一樣,電源管理是至關重要的。為了降低功耗,首要任務就是在集成的模擬電路不使用時將其關閉。由于所有模擬電路都嵌入在快閃 MCU 中,其完全由軟件控制的,可以方便地進行操作。
  除了功耗要最低之外,手持醫(yī)療機械還必須提供足夠好的性能與功能,能夠在不同的操作狀態(tài)下快速切換。系統(tǒng)時鐘計時必須具備相應的靈活性,以滿足以下彼此沖突的要求:
  保證正確時基的穩(wěn)定性;
  低功率可實現(xiàn)更長的電池壽命;
  實現(xiàn)高性能的速度;
  快速響應事件的靈活性。
  我們首選的的方法是使用 32 kHz 的表面晶體作為輔助時鐘 (ACLK),實現(xiàn)低功耗與穩(wěn)定性,并采用快速啟動的高速片上數(shù)控振蕩器 (DCO) 作為系統(tǒng)的主時鐘 (MCLK)。ACLK 時鐘始終保持開啟狀態(tài),僅作為計時器的時鐘以發(fā)出實時中斷。高速MCLK作為CPU與高速外設的時鐘,能夠實現(xiàn)更強的處理功能和更快的事件響應。DCO 是低 Q 值 RC類振蕩器,延遲近于零,啟動時間不到6us。
  在 DCO 快速啟動的同時,還可根據(jù)溫度與電壓變動頻率。為了管理 DCO 時鐘并獲得穩(wěn)定的輸出,我們采用頻率鎖定環(huán) (FLL)。FLL是連續(xù)的頻率積分器,持久在后臺根據(jù)穩(wěn)定參考的分壓器 ACLK 調(diào)節(jié) DCO。分壓的 DCO 與 ACLK 相比較,以 10 比特的加減計數(shù)器增加或減少DCO,使分壓的 DCO 頻率與 ACLK 頻率相匹配。這是 DCO 與 ACLK 相乘的結果。圖3 顯示了 DCO/FLL 的組合。
  DCO/FLL 組合實現(xiàn)了事件驅動的極低功耗激活特性,電流時間長度較長,最小化待機模式,又不降低性能。當中斷要求從系統(tǒng)獲得服務時,正常情況下 DCO 在待機狀態(tài)下會自動啟動。快速響應的高速 DCP 時鐘計時系統(tǒng)盡快地為請求提供服務,而后再返回待機狀態(tài)。
  始終開啟的 ACLK 時鐘計時器提供了方便的嵌入式實時時鐘。計時器每秒鐘觸發(fā)一個中斷。由于 DCO 幾乎不需要啟動時間,因此嵌入式實時時鐘功能不需要任何成本就可作為簡單的軟件功能實現(xiàn),而且不會對整體性能造成影響。一個基本的實時時鐘功能要求不到 100 個 CPU 周期。CPU 時鐘速度標量為 1 MHz 時,實時時鐘功能的工作時間為每秒 100us,或 0.0001%。工作中的 CPU 電流為 250uA 時,實時時鐘功能向整體系統(tǒng)功率預算添加的不足 25nA 。
  保持靈活性
  混合信號快閃MCU的功能在集成性方面相當出色,但大多數(shù)應用都不會為了集成而放棄模擬設計的靈活性。從芯片制造商的角度來看,最希望的是讓產(chǎn)品能夠滿足盡可能廣泛的應用領域,從而實現(xiàn)較高的投資回報。為了解決靈活性這一問題,混合信號快閃MCU利用了其內(nèi)在的可編程性,提供了軟件上可配置的模擬外設,而不僅只是固定的功能。
  嵌入式ADC就輸入通道、采樣時間、采樣率以及電壓參考源都提供了完全的控制。只需在控制寄存器中設置一下數(shù)字,就可通過軟件針對應用選擇所需的特性。DAC 可提供選擇輸出格式、觸發(fā)源、多個DAC分組以及為實現(xiàn)功率驅動的最佳平衡而配置模擬輸出緩沖的功能。運算放大器通常是所有設計中最具體、最關鍵的模擬組件,具有若干寄存器,可實現(xiàn)全面的可編程性,其中包括建立時間、軌至軌輸入以及反饋電阻等。在嵌入多個運算放大器的幫助下,可輕松實施諸如差分放大器與測量放大器等復雜的電路。
  由于所有所需的模擬與數(shù)字特性都由基于快閃的軟件進行配置,因此我們直到在最終產(chǎn)品出貨之前都可以不斷模擬優(yōu)化設計,不必為較長的研制周期 ASIC 而頭疼,也不會出現(xiàn)再設計成本。此外,利用基于快快閃的配置,相同的硬件可就幾種不同的最終產(chǎn)品重復使用。舉例而言,某產(chǎn)品須向幾個不同的地區(qū)出貨,要求不同的用戶界面。利用快快閃,我們就可以嵌入具體地區(qū)的配置,而所有其他特性都是相同的?;诳炜扉W的產(chǎn)品還具備售后可升級性。
  更高的性能
  在混合信號快閃MCU中嵌入模擬功能消除了分離設備之間彼此接口的開銷,從而提高了系統(tǒng)性能。數(shù)據(jù)轉換器與 MCU之間的通用接口是同步外設接口(SPI)總線。SPI接口占用的板級空間極少,僅要求帶有四個信號引腳的MCU串行端口:芯片選擇、時鐘、數(shù)據(jù)輸入以及數(shù)據(jù)輸出。更大的成本是為SPI中斷提供常規(guī)服務時發(fā)生的軟件開銷,通常中斷造成的開銷在50個系統(tǒng)CPU周期范圍內(nèi),此外還須存儲接收與傳遞的數(shù)據(jù)。在ADC采樣率為100ksps、每個采樣開銷為50周期情況下,MCU必須每秒保持5,000,000個周期。在另一方面,利用嵌入式數(shù)據(jù)轉換器,服務非常簡單,只需讀取單一的寄存器,再將結果移動至存儲器即可,從而可減少系統(tǒng)周期和功耗達50% 以上。
  為了進一步提高性能并降低功耗, (如MSP430FG43x)還包括直接內(nèi)存存取 (DMA) 控制器。DMA 在嵌入式混合信號外設之間提供了最終的訪問連接,可以實現(xiàn)完全可配置的自動化數(shù)據(jù)傳輸,并且不占用 CPU。對重復性將數(shù)據(jù)移進移出存儲表的數(shù)據(jù)轉換器等外設而言,DMA的性能提升非常明顯。利用DMA,每次傳輸只需兩個系統(tǒng)周期,與那些與外部設備相連的系統(tǒng)相比,減少的系統(tǒng)開銷高達25倍。利用DMA,最新可用的系統(tǒng)資源可以再次分配,實現(xiàn)更先進、更多樣化的特性,也可用顯著延長等待間隔,減少功耗,以延長電池壽命。
  多方面工作的結合
  目前基于快閃 MCU 的混合信號 ASSP 的開發(fā)要做到快速投放市場、封裝致密以及更精確的模擬,這就要求新的思維方式。經(jīng)典的 MCU 風格在線仿真器 (ICE) 已被嵌入式仿真所取代。嵌入式仿真邏輯的小內(nèi)核駐留于實際的 ASSP 上,采用業(yè)界標準的 JTAG 接口可以進行串行訪問。隨著高性能混合信號系統(tǒng)的出現(xiàn),必須保證單位為微伏的模擬信號的完整性,嵌入式仿真的重要性更加明顯。笨拙的 ICE 幾乎不可能實現(xiàn)這樣精確的信號完整性,因為 ICE 對電纜串擾太過敏感。
  從開發(fā)的第一天起,利用嵌入式仿真,固件工程師就可以毫無阻礙地在實際生產(chǎn)系統(tǒng)中進行開發(fā)和故障調(diào)試。由于結合了ISP快閃存儲器以及無障礙的嵌入式仿真的靈活性,因此目前的混合信號ASSP從設計一開始就實現(xiàn)了真正的系統(tǒng)級開發(fā),不但降低了成本,避免了重復開發(fā),而且還加速了開發(fā)進程。


關鍵詞: 混合信號

評論


相關推薦

技術專區(qū)

關閉