數(shù)字RF存儲(chǔ)器用混合信號(hào)ASIC(05-100)
為配置和測(cè)試提供處理器接口。例如,從來(lái)自微處理器總線的外部存儲(chǔ)器接口可以讀或?qū)憯?shù)據(jù)。也提供狀態(tài)和控制寄存器。
本文引用地址:http://butianyuan.cn/article/91407.htmASIC后端實(shí)現(xiàn)正交調(diào)制器。獨(dú)立的正弦/余弦查表轉(zhuǎn)換4位相位值為正弦/余弦輸出。2個(gè)板上D/A轉(zhuǎn)換器查表輸出為模擬輸出,用于信號(hào)重建和上變頻。D/A更新速率是640MHz,這與取樣率一致,而且具有在50Ω上驅(qū)動(dòng)±0.5V的能力。
性能
這種新芯片的性能滿足或超過(guò)所有的要求。它具有小于5mV的輸入失調(diào),輸入帶寬大于700MHz,時(shí)鐘頻率大于700MHz。
芯片的其他性能包括4位(22.5┫轡環(huán)直緶?zhǔn)和小?5ns吞吐量延遲(具有多延遲模式),相位和PN噪聲調(diào)制,10位頻率測(cè)量能力和多目標(biāo)跟蹤。此ASIC具有160MHz外部存儲(chǔ)器接口和雙通道、4位D/A轉(zhuǎn)換器(用于信號(hào)重建)。功耗2.5w , 工作溫度范圍-40麀+85℃。該IC封裝為240引腳CQFP。
結(jié)語(yǔ)
已推出用于數(shù)字RF存儲(chǔ)器應(yīng)用的混合信號(hào)ASIC。該器件包括前置放大器,相位取樣,外部存儲(chǔ)器接口和信號(hào)重建。它用0.18祄CMOS實(shí)現(xiàn)的,具有大于500MHz的瞬時(shí)輸入帶寬和640MHz相位數(shù)據(jù)取樣。此ASIC包括相位相干外部數(shù)據(jù)存儲(chǔ)和信號(hào)重建所需的所有定時(shí)和控制,信號(hào)延遲和重循環(huán),偽隨機(jī)噪聲產(chǎn)生和頻率測(cè)量。此器件結(jié)構(gòu)是特別針對(duì)DRFM應(yīng)用的?!?(魯)
評(píng)論