新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > STARC設(shè)計的時序收斂問題得到解決

STARC設(shè)計的時序收斂問題得到解決

作者: 時間:2009-07-16 來源:電子產(chǎn)品世界 收藏

  芯片設(shè)計解決方案供應(yīng)商微捷碼(®)設(shè)計自動化有限公司日前宣布,日本半導(dǎo)體理工學(xué)研究中心()已對微捷碼的® Vortex物理實現(xiàn)系統(tǒng)和自動交互平面布局與層次化設(shè)計規(guī)劃管理解決方案——™進(jìn)行了評估。

本文引用地址:http://butianyuan.cn/article/96310.htm

  作為一家由日本主流半導(dǎo)體公司聯(lián)合創(chuàng)建的研究聯(lián)合會,表示這款 Vortex與組合流程在超大型測試設(shè)計上提供的時序收斂效果令人印象深刻,而其貫穿整個流程的多處理器并行計算方式的使用進(jìn)一步縮短了設(shè)計周期?;谶@些結(jié)果,將此 Vortex與組合流程作為一款可管理數(shù)百萬門復(fù)雜設(shè)計并獲得時序收斂的完整層次化設(shè)計流程介紹給了其成員公司。

  STARC是以一款具有1200萬個邏輯門、1,147個存儲宏單元,6個層次分割模塊,45納米工藝的設(shè)計為基礎(chǔ)來對這款工具進(jìn)行競爭基準(zhǔn)評估后才做出的這個決定;此基準(zhǔn)是測試這款工具在最短時間內(nèi)、在無時序或設(shè)計規(guī)則檢查(DRC)違規(guī)的前提下達(dá)成時序收斂的能力。

  Talus Vortex與Hydra組合可以在給定的設(shè)計尺寸,多模多角優(yōu)化的要求下收斂時序,無DRC錯誤并且縮短設(shè)計周期。微捷碼的邏輯優(yōu)化功能減少了擁塞,使得物理實現(xiàn)更容易完成布線。這項功能再結(jié)合微捷碼的布線期間串?dāng)_規(guī)避功能,將芯片面積縮小了12%還不止,這是一項重大成果。

  “微捷碼Talus Vortex與Hydra組合在這類大型復(fù)雜45納米設(shè)計上的性能給我們留下了深刻的印象,”STARC第一開發(fā)部總經(jīng)理兼副總裁Nobuyuki Nishiguchi表示。“Talus Vortex與Hydra組合的多線程處理功能和巨大的設(shè)計容量均在大型層次化設(shè)計上有不俗表現(xiàn)。而該系統(tǒng)在優(yōu)化15種不同多模多角情況的同時達(dá)成時序收斂的能力同樣令我們難以忘懷。”

  “確保復(fù)雜IC可在所有設(shè)計模式下正確工作并且跨多個工藝角點100%可靠是一項日益艱難的任務(wù),”微捷碼設(shè)計實施業(yè)務(wù)部總經(jīng)理Premal Buch表示。“采用Talus Vortex自帶的多模多角功能,分析工作可在流程更早期執(zhí)行、使用更少的存儲器并使用更短的運(yùn)行時間。STARC評估結(jié)果證明了Talus Vortex具有滿足當(dāng)今最先進(jìn)設(shè)計時序、面積和設(shè)計周期要求的能力。”



關(guān)鍵詞: Magma Talus Hydra STARC

評論


技術(shù)專區(qū)

關(guān)閉