首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> 同步設(shè)計(jì)

FPGA系統(tǒng)設(shè)計(jì)原則和技巧之:FPGA系統(tǒng)設(shè)計(jì)的3個(gè)基本原則

基于FPGA的跨時(shí)鐘域信號(hào)處理——同步設(shè)計(jì)的重要

  •   上次提出了一個(gè)處于異步時(shí)鐘域的MCU與FPGA直接通信的實(shí)現(xiàn)方式,其實(shí)在這之前,特權(quán)同學(xué)想列舉一個(gè)異步時(shí)鐘域中出現(xiàn)的很典型的問題。也就是要用一個(gè)反例來說明沒有足夠重視異步通信會(huì)給整個(gè)設(shè)計(jì)帶來什么樣的危害。   特權(quán)同學(xué)要舉的這個(gè)反例是真真切切的在某個(gè)項(xiàng)目上發(fā)生過的,很具有代表性。它不僅會(huì)涉及使用組合邏輯和時(shí)序邏輯在異步通信中的優(yōu)劣、而且能把亞穩(wěn)態(tài)的危害活生生的展現(xiàn)在你面前。   從這個(gè)模塊要實(shí)現(xiàn)的功能說起吧,如圖1所示,實(shí)現(xiàn)的功能其實(shí)很簡(jiǎn)單的,就是一個(gè)頻率計(jì),只不過FPGA除了脈沖采集進(jìn)行計(jì)數(shù)外,
  • 關(guān)鍵字: FPGA  同步設(shè)計(jì)  

邏輯器件的同步設(shè)計(jì)

  • 在設(shè)計(jì)邏輯和電路時(shí),經(jīng)常會(huì)遇到這樣的問題。即采用普通集成電路實(shí)現(xiàn)的設(shè)計(jì)移植到FPGA/CPLD邏輯器件時(shí),其設(shè)計(jì)無法正常運(yùn)行。另外,有些設(shè)計(jì)己經(jīng)在邏輯器件申實(shí)現(xiàn)或通過了仿真測(cè)試。但經(jīng)過重新布線設(shè)計(jì)后,該設(shè)計(jì)不
  • 關(guān)鍵字: 邏輯器件  同步設(shè)計(jì)    

NI PXI定時(shí)與同步設(shè)計(jì)優(yōu)勢(shì)

  • 概覽  PXI定時(shí)和同步模塊利用觸發(fā)總線、星形觸發(fā)以及PXI的系統(tǒng)參考時(shí)鐘來實(shí)現(xiàn)高級(jí)的多設(shè)備同步。 通過共 ...
  • 關(guān)鍵字: NI  PXI  定時(shí)  同步設(shè)計(jì)  
共5條 1/1 1

同步設(shè)計(jì)介紹

您好,目前還沒有人創(chuàng)建詞條同步設(shè)計(jì)!
歡迎您創(chuàng)建該詞條,闡述對(duì)同步設(shè)計(jì)的理解,并與今后在此搜索同步設(shè)計(jì)的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473